探索DS90CF563/DS90CF564:LVDS 18位彩色平板显示链路的卓越之选

电子说

1.4w人已加入

描述

探索DS90CF563/DS90CF564:LVDS 18位彩色平板显示链路的卓越之选

在当今的电子设备设计中,平板显示技术的发展日新月异,对于高效、稳定的数据传输方案的需求也愈发迫切。DS90CF563和DS90CF564这对组合,作为LVDS 18位彩色平板显示(FPD)链路的佼佼者,为解决宽高速TTL接口相关的电磁干扰(EMI)和电缆尺寸问题提供了理想的解决方案。今天,我们就来深入了解一下这两款芯片的特性、参数及应用。

文件下载:ds90cf564.pdf

芯片概述

DS90CF563是一款发射器,它能够将21位的CMOS/TTL数据转换为三个LVDS(低压差分信号)数据流。同时,一个锁相的传输时钟会通过第四条LVDS链路与数据流并行传输。每一个传输时钟周期,21位的输入数据都会被采样并传输。而DS90CF564作为接收器,则负责将LVDS数据流转换回21位的CMOS/TTL数据。

特性亮点

高速数据传输

支持20至65 MHz的移位时钟,最高可实现171 Mbytes/s的带宽。在65 MHz的传输时钟频率下,每个LVDS数据通道能够以455 Mbps的速率传输18位的RGB数据和3位的LCD定时与控制数据(FPLINE、FPFRAME、DRDY)。这使得它能够满足各种高分辨率显示的需求,如XGA(1024 x 768)及更高分辨率。

成本与功耗优化

  • 电缆尺寸减小:通过采用LVDS技术,减少了电缆的使用数量和尺寸,从而降低了成本。
  • 低功耗设计:采用低功耗CMOS设计,典型功耗仅为550 mW。此外,还具备掉电模式,功耗可降至小于0.25 mW,有效节省能源。

低电磁干扰

采用290 mV摆幅的LVDS器件,能够有效降低电磁干扰(EMI),提高系统的稳定性和可靠性。

集成度高

锁相环(PLL)无需外部组件,简化了设计,减少了电路板空间的占用。

兼容性强

兼容TIA/EIA - 644 LVDS标准,方便与各种图形和LCD面板控制器进行接口。

关键参数

绝对最大额定值

参数 数值
电源电压(Vcc) -0.3V至 +6V
CMOS/TTL输入电压 -0.3V至 ( +0.3V)
CMOS/TTL输出电压 -0.3V至 (Vcc + 0.3V)
LVDS接收器输入电压 -0.3V至 (Vcc + 0.3V)
LVDS驱动器输出电压 -0.3V至 (Vcc + 0.3V)
LVDS输出短路持续时间 连续
结温 +150℃
存储温度 -65°至 +150°C
引脚温度(焊接,4秒) +260℃
最大封装功耗(@ +25°C) DS90CF563:1.98W
DS90CF564:1.89W
封装降额 DS90CF563:16mW/°C 高于 +25°C
DS90CF564:15mW/°C 高于 +25°C

推荐工作条件

参数 最小值 典型值 最大值 单位
电源电压(Vcc) 4.75 5.0 5.25 V
工作环境温度(TA) -10 +25 +70
接收器输入范围 0 2.4 V
电源噪声电压(Vcc) 100 mVp.p

电气特性

涵盖了CMOS/TTL直流规格、LVDS驱动器直流规格、LVDS接收器直流规格、发射器电源电流、接收器电源电流等多个方面的参数,为工程师在设计电路时提供了详细的参考依据。

开关特性

包括发射器和接收器的各种开关时间参数,如LVDS信号的高低电平转换时间、时钟信号的延迟时间等,确保了数据传输的准确性和稳定性。

引脚描述

DS90CF563引脚

引脚名称 I/O 数量 描述
TxIN I 21 TTL电平输入,包括6位红色、6位绿色、6位蓝色和3位控制线(FPLINE、FPFRAME、DRDY)
TxOUT+ O 3 正LVDS差分数据输出
TxOUT− O 3 负LVDS差分数据输出
FPSHIFT IN I 1 TTL电平时钟输入,下降沿作为数据选通
TxCLK OUT+ O 1 正LVDS差分时钟输出
TxCLK OUT− O 1 负LVDS差分时钟输出
PWR DOWN I 1 TTL电平输入,低电平使输出呈三态,确保掉电时低电流
VCC I 4 TTL输入的电源引脚
GND I 5 TTL输入的接地引脚
PLL VCC I 1 PLL的电源引脚
PLL GND I 2 PLL的接地引脚
LVDS VCC I 1 LVDS输出的电源引脚
LVDS GND I 3 LVDS输出的接地引脚

DS90CF564引脚

引脚名称 I/O 数量 描述
RxIN+ I 3 正LVDS差分数据输入
RxIN− I 3 负LVDS差分数据输入
RxOUT O 21 TTL电平数据输出,包括6位红色、6位绿色、6位蓝色和3位控制线(FPLINE、FPFRAME、DRDY)
RxCLK IN+ I 1 正LVDS差分时钟输入
RxCLK IN− I 1 负LVDS差分时钟输入
FPSHIFT OUT O 1 TTL电平时钟输出,下降沿作为数据选通
PWR DOWN I 1 TTL电平输入,低电平使接收器输出保持前一状态
VCC I TTL输出的电源引脚
GND I 5 TTL输出的接地引脚
PLL VCC I 1 PLL的电源引脚
PLL GND I 2 PLL的接地引脚
LVDS VCC I 1 LVDS输入的电源引脚
LVDS GND I 3 LVDS输入的接地引脚

封装与布局

DS90CF563和DS90CF564采用低外形48引脚TSSOP封装,方便进行电路板布局。同时,文档中还提供了详细的封装材料信息、示例电路板布局、示例模板设计和机械数据等,为工程师在实际设计中提供了全面的指导。

应用场景

由于其高速数据传输、低功耗、低电磁干扰等特性,DS90CF563/DS90CF564适用于各种平板显示设备,如液晶显示器(LCD)、工业显示屏、车载显示屏等。在这些应用中,它们能够确保数据的稳定传输,提高显示质量,同时降低系统成本和功耗。

总结

DS90CF563和DS90CF564作为一对优秀的LVDS 18位彩色平板显示链路芯片,凭借其出色的性能和丰富的特性,为电子工程师在平板显示设计中提供了可靠的选择。在实际应用中,工程师们可以根据具体的需求,结合芯片的参数和引脚描述,进行合理的电路设计和布局,以实现最佳的系统性能。你在使用类似芯片的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分