电子说
在高速电子设计领域,比较器的性能对于整个系统的稳定性和速度起着至关重要的作用。今天,我们将深入探讨Analog Devices公司的单电源高速PECL/LVPECL比较器ADCMP551/552/553,了解它们的特性、应用以及设计要点。
文件下载:ADCMP551.pdf
在 (V{CCl}=3.3 V),(Vcco=3.3 V),(T{A}=25^{circ} C) 的条件下,其电气特性涵盖了输入、输出、锁存等多个方面。例如,输入电压范围为 -0.2 V 到 VCCI - 2.0 V,输入失调电压在 -10.0 到 +10.0 mV 之间,输出电压高电平在 VCCO - 1.15 到 VCCO - 0.78 V 之间等。这些特性为工程师在设计时提供了精确的参考。
该系列比较器的应用非常广泛,主要包括以下几个方面:
在ADCMP551/552中,如果有一个比较器阶段未使用,应避免其输入浮空。可以通过确保两个输入至少相差一个二极管压降,并正确连接LATCH ENABLE和LATCH ENABLE输入,将输出强制为固定状态,防止输出振荡。
为了获得最佳性能,需要使用适当的PECL终端。ADCMP551/552/553的开集电极输出设计为通过50 Ω电阻终端到VCCO - 2.0 V或其他等效PECL终端。如果高速PECL信号需要路由超过一厘米,可能需要使用微带或带状线技术,以确保正确的过渡时间并防止输出振铃。
最小化源到输入的电阻对于最大化ADCMP551/552/553的高速操作至关重要。源电阻与等效输入电容的组合可能导致输入响应滞后,从而延迟输出。为了获得最佳性能,源阻抗应显著小于100 Ω。
由于插座可能引入杂散电容和电感,影响高速性能,因此应避免使用插座。在采用适当的高速技术时,当比较器输入信号通过切换阈值时,ADCMP551/552/553应能避免振荡。
ADCMP551/552/553专门设计用于减少20 mV至1 V输入过驱动范围内的传播延迟离散度。这种设计使得该比较器在输入变化时,传播延迟的变化较小,从而提高了时序精度,适用于对时序要求严格的应用,如ATE、台式仪器和核仪器等。
在噪声环境或输入信号接近切换阈值时,添加迟滞可以防止比较器在状态之间频繁切换。ADCMP552通过可编程迟滞引脚实现迟滞功能,该迟滞与输出摆幅无关,并且围绕触发点对称,可根据具体应用需求进行调节。
ADCMP551/552/553是一系列高性能的单电源高速PECL/LVPECL比较器,具有高速、低功耗、高抗干扰能力等优点。在设计过程中,工程师需要充分考虑电源、布局、锁存功能、终端匹配等因素,以实现最佳性能。同时,通过合理优化源电阻、避免使用插座、减少传播延迟离散度和合理使用迟滞等方法,可以进一步提高系统的稳定性和可靠性。希望本文能够为电子工程师在使用这些比较器进行设计时提供有益的参考。大家在实际应用中遇到过哪些问题呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !