电子说
在电子工程师的设计工具箱中,可变增益放大器(VGA)是处理信号增益控制的关键组件。今天,我们将深入探讨Analog Devices公司的AD8372,一款双路、数字控制的可变增益放大器,它以其精确的增益控制、高IP3和低噪声系数等特性,在多通道接收器应用中表现出色。
文件下载:AD8372.pdf
AD8372具有双路独立的数字控制VGA,采用差分输入和输出,输入阻抗为150Ω差分,输出为开集电极差分。其噪声系数在最大增益时,100MHz处低至7.8dB,对于1V p-p差分输出,HD2/HD3优于77dBc,-3dB带宽达到130MHz,增益范围为41dB,步长为1dB±0.2dB,通过串行8位双向SPI控制接口进行增益编程。
它还具备宽输入动态范围、引脚可编程输出级、掉电功能,采用单5V电源供电,每通道电流为106mA,封装为32引脚的LFCSP,尺寸为5mm×5mm,便于在紧凑的设计中使用。
AD8372的应用场景丰富多样,涵盖了差分ADC驱动器、CMTS上游直接采样接收器、CATV调制解调器信号缩放、通用RF/IF增益级以及单端到差分转换等领域。其优秀的失真性能和适中的信号带宽,使其成为多通道接收器应用中理想的增益控制设备。
从功能框图来看,AD8372通过向ENB1、ENB2引脚施加适当的逻辑电平来上电。掉电时,功耗小于2.6mA,且具有出色的输入输出隔离,同时增益设置得以保留。
该放大器可以使用单个外部电阻设置输出级的跨导。RXT1和RXT2引脚提供1.56V的带隙稳定参考电压,通常使用2.0kΩ的接地并联电阻将最大增益设置为标称值31dB。通过调整电流设置电阻,可以控制每个通道的增益和失真性能,这在需要权衡失真性能和降低功耗的应用中非常灵活。
AD8372的增益基于250Ω差分负载,会随着负载电阻的变化而变化。电压增益和功率增益的计算公式分别为: [Gain =20 log left(R{LOAD} / 250right)](电压增益) [Gain =10 log left(R{LOAD} / 250right)](功率增益) 这种增益对负载的依赖性是由于使用外部扼流圈偏置的开集电极输出级造成的。扼流圈的电感和负载电阻决定了放大器的低频极点,而高频极点则由扼流圈和输出的寄生电容与输出电阻并联决定。
在动态性能方面,-3dB带宽在V OUT < 1V p-p、C LOAD < 3pF时为130MHz,共模输入电压CMRR在最大增益时为55dB,最大电压增益为32dB,最小电压增益为 -9dB,增益平坦度在5MHz至65MHz范围内为0.7dB,增益温度灵敏度为7.5mdB/°C,6dB增益阶跃的阶跃响应时间为20ns。
输出电压摆幅在P1dB、最大增益时为9V p-p,输出电阻为3.5kΩ,通道隔离度为55dB。
在不同频率下,噪声系数、二次谐波、三次谐波、输出IP3和输出1dB压缩点等参数表现良好。例如,在35MHz、最大增益时,噪声系数为7.8dB,二次谐波为79dBc,三次谐波为91dBc,输出IP3为32dBm,输出1dB压缩点为18.2dBm。
电源电压范围为4.5V至5.5V,每通道静态电流为106mA,掉电电流在两个通道都为低电平时为1.2mA。使能接口的使能阈值为0.8V,增益控制接口的相关参数也有明确规定。
AD8372的串行控制接口通过CLK1、CLK2、SDI1、SDI2、SDO1、SDO2、LCH1和LCH2等引脚实现。写入和读取模式的时序有明确要求,例如时钟脉冲宽度最小为10ns,时钟周期最小为20ns等。
绝对最大额定值规定了器件的安全工作范围,如电源电压最大为5.5V,内部功耗最大为1.4W,最大结温为150°C等。超过这些额定值可能会导致器件永久性损坏。
AD8372是静电放电(ESD)敏感设备,尽管具有专利或专有保护电路,但仍需采取适当的ESD预防措施,以避免性能下降或功能丧失。
其引脚配置清晰,每个引脚都有特定的功能,如数字电源引脚、时钟输入引脚、串行数据输入输出引脚等。暴露焊盘应连接到AGD1和AGD2,以确保正确的电气连接。
文档中提供了一系列典型性能特性曲线,包括增益与频率、P1dB、谐波失真、输入等效并联阻抗、OIP2和OIP3、CMRR与频率、噪声系数与频率、隔离度等关系曲线,这些曲线为工程师在设计中评估器件性能提供了重要参考。
AD8372设计用于差分信号输入和输出,使用单端电路会显著降低其整体性能。
在设计围绕AD8372的无源滤波器时,需要考虑其100Ω差分输入阻抗和250Ω差分输出负载。
布局时应尽量减少输出端的电容,避免在扼流圈下方设置接地层,并使输出线长度相等以实现相位平衡。
AD8372可用于驱动高速、高动态范围的ADC,如驱动AD9445 14位、125MHz的模数转换器。通过合理的电路设计,如使用1:3阻抗比变压器匹配输入电阻、通过33μH电感偏置开集电极输出等,可以为ADC提供可变增益、隔离和源匹配,在85MHz时可实现74.5dBc的SFDR性能。
AD8372以其出色的性能和丰富的特性,为电子工程师在信号增益控制设计中提供了一个强大的工具。在实际应用中,工程师需要根据具体需求,充分考虑其各项参数和设计注意事项,以实现最佳的系统性能。你在使用AD8372或类似VGA时遇到过哪些挑战呢?欢迎在评论区分享你的经验。
全部0条评论
快来发表一下你的评论吧 !