电子说
在电子设计领域,模拟到数字转换器(ADC)的性能往往决定了整个系统的精度和稳定性。今天,我们聚焦于德州仪器(TI)的ADC3668和ADC3669(ADC366x),深入剖析这两款16位、250MSPS和500MSPS的双通道ADC的特性、应用及设计要点。
文件下载:adc3668.pdf
ADC366x的核心特性使其在众多ADC中脱颖而出,为高要求的应用场景提供了强大的支持。
ADC366x的模拟输入具有内部缓冲器,可隔离采样电容的毛刺噪声。输入支持AC和DC耦合,通过SPI寄存器可配置为100Ω或200Ω差分终端。为优化性能,需根据信号所在的奈奎斯特区选择正确的输入频率范围和奈奎斯特区,并在模拟输入前端添加RCR电路。
采样时钟输入采用差分驱动,需外部AC耦合和终端。内部采样时钟路径设计用于降低残余相位噪声,时钟电路需要专用的低噪声电源。时钟的相位噪声和幅度噪声会影响ADC的性能,因此要注意时钟的幅度和频率。
在多芯片应用中,可通过匹配时钟和SYSREF信号迹线实现同步。在DDC旁路模式下,可使用SYSREF信号重置内部RAMP测试模式;在DDC模式下,使用SYSREF信号将与抽取滤波器相关的内部模块重置为确定状态。
该功能可在DDC旁路模式下对模拟输入的特定样本进行标记。逻辑低到高的转换在采样时钟的上升沿被记录,时间戳信号比输出数据提前35个时钟周期。
当信号超出可表示的数字范围时,设备触发过范围指示。过范围输出可通过寄存器配置,可通过GPIO引脚或LSB数据指示。
为获得更高的精度和更低的温度漂移,可通过GPIO1引脚提供外部1.2V电压参考,并在引脚附近连接陶瓷旁路电容。
设备为两个通道提供可编程数字增益,增益通过寄存器配置,最大增益可达6dB。
ADC366x提供多达四个数字下变频器,支持实数和复数抽取。通过交叉点开关,可将任意DDC连接到任意ADC或2x AVG模块的输出。抽取滤波器的响应和配置可通过寄存器控制。
支持DDR LVDS和串行LVDS两种接口模式。在DDC旁路模式下,使用16位宽并行DDR LVDS接口;在抽取模式下,使用串行LVDS接口。输出数据格式可配置为二进制补码或偏移二进制格式。
ADC366x适用于多种应用,如软件定义无线电、频谱分析仪、雷达和通信基础设施等。在这些应用中,其高精度、低噪声和灵活的配置能力能满足不同的需求。
ADC3668和ADC3669以其卓越的性能和丰富的功能,为电子工程师提供了一个强大的工具。在设计过程中,我们需要充分考虑其特性和要求,合理选择外部元件,优化布局和电源供应,以实现最佳的系统性能。希望通过本文的介绍,能帮助大家更好地理解和应用这两款ADC,在实际项目中取得理想的效果。你在使用类似ADC的过程中遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !