如何突破AI存储墙?深度解析ONFI 6.0高速接口与Chiplet解耦架构

电子说

1.4w人已加入

描述

1. 行业核心痛点:AI“存储墙”危机

在大模型训练与推理场景中,算力演进速度远超存储带宽,计算与存储之间的性能鸿沟(存储墙)已成为限制系统能效的关键瓶颈。

Scale-up需求:单节点内需要极高的带宽(如HBM3/E)来支撑张量处理单元。

• 存储瓶颈:传统NAND闪存接口已无法支撑企业级PCIe 5.0 SSD的吞吐要求,亟需更高效的互联协议。

2. 奎芯科技(MSquare)的突破性方案:ONFI 6.0 PHY IP

作为全球领先的集成电路IP供应商,奎芯科技已实现对ONFI 6.0标准的全面支持,旨在破解大数据时代的存取鸿沟。

• 极致传输速率:支持最高 4800Mbps(符合NV-LPDDR4标准),显著提升闪存控制器与颗粒间的交互效率。

• 信号稳健性技术:内置 1-tap DFE(判决反馈均衡)Pi-LLT技术,有效补偿高速信道中的损耗与衰减。

• 智能化适配能力:支持 8组Timing Group 及 SCA(独立指令地址)架构,具备基于固件的训练能力,能够完美适配全球主流厂商的存储颗粒。

3. 技术规格参数

核心指标 技术参数 行业价值
最高速率 4800Mbps (ONFI 6.0) 支撑高性能 PCIe 5.0 SSD 存取
工艺覆盖 全制程 (包含 5nm, 8nm, 12nm 等) 满足消费级至数据中心全场景
信号优化 1-tap DFE, Pi-LLT 确保高速传输下的零误码与稳定性
量产背书 25+ 成功案例, 10+ 全球客户 证明方案的成熟度与商业可靠性

4. 战略演进:从单一IP向Chiplet基础设施平台跨越

奎芯科技不仅提供“设计蓝图”,更通过 M2LINK 系列产品(如 ML100 IO Die)实现硬件级交付。

• 解耦架构:将存储接口与核心SoC物理解耦,弱化热效应对存储颗粒的影响,提升系统可靠性。

• 降本增效:通过国产化供应链和先进互联架构,助力客户降低约 20% 的系统级成本

审核编辑 黄宇

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分