电子说
在电信模块电源供应领域,一款性能出色的驱动器至关重要。今天要给大家介绍的是Maxim公司的MAX5077,这是一款带有集成振荡器和可编程时钟输出的推挽式FET驱动器,下面我们详细了解一下它的特性、应用及设计要点。
文件下载:MAX5077.pdf
MAX5077是一款工作电压范围在 +4.5V 至 +15V 的推挽式、电流馈电拓扑结构的驱动器子系统,集成了振荡器,主要应用于电信模块电源。它能够驱动两个连接到中心抽头变压器初级的MOSFET,从而在次级侧提供隔离的负电压或正电压。
通过在 RT 引脚连接一个外部电阻,可以将 MAX5077 的内部振荡器频率设置在 50kHz 至 1.5MHz 之间。计算公式为 (f{OSC }=frac{10^{12}}{32 × R{R T}}) ,其中 (f{OSC}) 是振荡器频率,(R{RT}) 是连接在 RT 到 AGND 之间的电阻值。为了保证稳定性和过滤噪声,需要在 RT 到 AGND 之间连接一个 4.7kΩ 电阻和 1nF 电容的串联组合。
当 fCLK:fNDRV 比率设置为 4 时,NDRV1 和 NDRV2 的开关频率为 (f{OSC}) 的四分之一;当比率设置为 1 或 2 时,开关频率为 (f_{OSC}) 的二分之一。
MAX5077 提供一个缓冲时钟输出,可用于同步 PWM 控制器的振荡器输入。CLK 由内部 5V 稳压器供电,源极和漏极电流可达 10mA。通过两个逻辑输入(SEL2、SEL1)可以将 CLK 输出频率设置为 NDRV1 和 NDRV2 开关频率的 1 倍、2 倍或 4 倍。当 SEL2 和 SEL1 都为低电平时,NDRV1、NDRV2 和 CLK 输出将被禁用,CLK 到 NDRV_ 输出有典型 30ns 的延迟。具体的频率选择如下表所示:
| SEL2 | SEL1 | f CLK | f NRDV_ | f CLK to f NDRV RATIO |
|---|---|---|---|---|
| Low | Low | NDRV1, NDRV2, and CLK disabled | ||
| Low | High | f OSC / 2 | f OSC / 2 | 1 |
| High | Low | f OSC | f OSC / 2 | 2 |
| High | High | f OSC | f OSC / 4 | 4 |
在设计时,要特别注意 MAX5077 的旁路和接地问题。当驱动大 MOSFET 时,峰值电源和输出电流可能会超过 3A。如果设备接地不足,会导致接地偏移,从而干扰共享同一接地返回路径的其他电路。在 VCC、NDRV1、NDRV2 和 GND 路径中的任何串联电感,在 MAX5077 切换任何电容性负载时,由于高 di/dt 都会产生噪声。因此,应尽可能靠近器件放置一个或多个 0.1µF 陶瓷电容,将 VCC 旁路到 PGND,并使用接地平面来最小化接地返回电阻和电感。同时,将外部 MOSFET 尽可能靠近 MAX5077 放置,以进一步减小电路板电感和交流路径阻抗。
MAX5077 的功率耗散取决于静态电流和输出电流(电容性或电阻性负载)的总和。需要确保电流总和不超过最大功耗限制。静态开关电源电流(ICCSW)引起的功率耗散(PDISS)可通过公式 (PDISS =V{CC} × I{CCSW}) 计算。对于电容性负载,可使用公式 (P L O A D=2 × C L O A D × V C C^{2} × f N D R V) 估算功率耗散,其中 (CLOAD) 是 NDRV1 和 NDRV2 处的电容性负载,(VCC) 是电源电压,(fNDRV) 是 MAX5077 NDRV 的开关频率。总功率耗散 (P{T}) 为 (P{T}=PDISS +PLOAD) 。
MAX5077 驱动器的源极和漏极会产生大电流,在开关 MOSFET 的栅极会产生非常快的上升和下降沿。如果走线长度和阻抗控制不当,高 di/dt 会导致不可接受的振铃。因此,在设计 PCB 布局时,应遵循以下准则:
MAX5077 是一款功能强大、性能出色的推挽式 FET 驱动器,其集成的振荡器和可编程时钟输出为电信模块电源设计提供了很大的灵活性。在设计过程中,我们需要充分考虑其电气特性、工作原理以及布局要点,以确保系统的稳定性和可靠性。大家在实际应用中遇到过哪些问题呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !