IDT 9FGL04:高性能 4 输出 3.3V PCIe 时钟发生器详解

电子说

1.4w人已加入

描述

IDT 9FGL04:高性能 4 输出 3.3V PCIe 时钟发生器详解

在 PCIe 时钟生成领域,IDT 的 9FGL04 系列器件凭借其出色的性能和丰富的特性,成为众多应用场景中的理想选择。今天就和大家详细聊聊这款 4 输出 3.3V PCIe 时钟发生器。

文件下载:9FGL04P1B000KILF.pdf

一、器件概述

9FGL04 是 IDT 3.3V 全功能 PCIe 系列的成员,具备 4 个输出使能引脚用于时钟管理,支持两种不同的扩频级别以及无扩频模式。它支持 PCIe Gen1 - 4 通用时钟架构(CC)、PCIe 独立参考无扩频(SRnS)和独立参考独立扩频(SRIS)时钟架构。其中,9FGL04P1 还能通过用户自定义的上电默认 SMBus 配置进行编程。

推荐应用场景

适用于 PCIe Gen1 - 4 时钟生成,涵盖转接卡、存储、网络、JBOD、通信、接入点等领域。

二、输出特性剖析

1. 低功耗 HCSL 差分对输出

提供 4 路 100 MHz 低功耗 HCSL(LP - HCSL)差分对输出。不同型号有不同的默认输出阻抗,9FGL0441 默认 (Z{OUT}=100 Omega),9FGL0451 默认 (Z{OUT}=85 Omega),9FGL04P1 工厂可编程默认值。这种设计方便直接连接到 100Ω 或 85Ω 传输线,相比标准 PCIe 设备节省了 16 个电阻。

2. LVCMOS 参考输出

具备 1 路 3.3V LVCMOS REF 输出,支持网络唤醒(WOL)功能,并且易于与其他逻辑系列进行交流耦合。

三、关键规格亮点

1. 兼容性强

符合 PCIe Gen1 - 2 - 3 - 4 CC 标准以及 PCIe Gen2 - 3 SRIS 标准,确保在不同 PCIe 架构下稳定工作。

2. 低抖动和低偏移

差分对的周期到周期抖动小于 50 ps,输出到输出的偏移小于 50 ps。当扩频关闭时,差分对 12k - 20M 相位抖动小于 2ps rms,REF 相位抖动小于 300fs rms(扩频关闭)和小于 1.5 ps RMS(扩频开启)。

3. 高频率精度

所有时钟的频率精度达到 ±100ppm,保证了时钟信号的准确性。

四、功能特性与优势

1. 直接连接传输线

可直接连接到 100Ω(xx41)或 85Ω(xx51)传输线,减少了外部元件的使用,降低了成本和 PCB 布局的复杂度。

2. 低功耗设计

典型功耗仅 142mW(@3.3V),有效消除了热问题,提高了系统的稳定性和可靠性。

3. 可配置性高

通过 SMBus 可选择多种特性,如控制输入极性、控制输入上拉/下拉、每个输出的摆率、差分输出幅度、每个输出的 33、85 或 100Ω 输出阻抗以及扩频量等。41 和 51 设备包含默认配置,无需 SMBus 接口即可操作;P1 设备允许工厂编程用户定义的输入/输出频率和 SMBus 上电默认值,能精确满足客户需求。

4. 电源管理支持

OE# 引脚支持差分对电源管理,可根据系统需求灵活控制输出的开启和关闭。

5. 输入频率灵活

9FGL04P1 设备的输入频率范围为 8MHz - 40MHz(默认 25MHz),为不同的应用场景提供了更多的选择。

6. 扩频可选

引脚/SMBus 可选择 0%、 - 0.25% 或 - 0.5% 的扩频,能有效降低 EMI 和相位抖动,满足不同系统的电磁兼容性要求。

7. 干净启动

差分对输出在 PLL 锁定之前被阻塞,确保系统启动时的时钟信号干净、稳定。

8. 多设备共享

具有两个可选的 SMBus 地址,多个设备可轻松共享 SMBus 段,方便系统扩展。

五、引脚配置与说明

该器件采用 32 引脚 VFQFPN 封装,不同引脚具有不同的功能。例如,XIN/CLKIN_25 为晶体输入或参考时钟输入,标称值为 25MHz;vOE(3:0)# 为输出使能引脚,低电平有效;REF 为参考输出引脚等。同时,不同型号的引脚在默认阻抗等方面存在差异,41/51 设备的电阻默认内部连接,P1 设备可对每个输出的默认阻抗进行编程。

六、电气特性分析

1. 绝对最大额定值

明确了器件在不同参数下的最大承受范围,如电源电压、输入电压、存储温度等。超出这些范围可能会对器件造成永久性损坏,因此在设计时必须严格遵守。

2. SMBus 参数

规定了 SMBus 接口的输入输出电压、电流、频率等参数,确保与外部控制器的通信稳定可靠。

3. 输入/电源/通用参数

涵盖了电源电压、环境工作温度、输入电压、输入电流、输入频率等关键参数,这些参数决定了器件在正常工作条件下的性能表现。

4. 差分对低功耗 HCSL 输出特性

详细描述了差分对输出的摆率、交叉电压、时钟周期精度、抖动、电压高低、占空比等特性,这些特性直接影响时钟信号的质量。

5. 滤波相位抖动参数

针对不同的 PCIe 架构(CC 和 SRIS),给出了相应的滤波相位抖动参数,确保在不同架构下的时钟信号满足行业标准。

6. 电流消耗

说明了器件在不同工作状态下的电流消耗情况,包括正常工作、网络唤醒和掉电状态等,有助于进行系统的功耗设计。

7. REF 输出特性

对 REF 输出的长期精度、时钟周期、高低输出电压、摆率、占空比、抖动等特性进行了规定,保证了参考输出的稳定性和准确性。

七、SMBus 接口与配置

通过 SMBus 接口,用户可以方便地对器件进行配置和控制。详细介绍了 SMBus 的读写操作流程,以及各个寄存器的功能和配置方法。例如,输出使能寄存器可控制差分对输出的开启和关闭;扩频和 Vhigh 控制寄存器可设置扩频状态和输出幅度等。

八、推荐晶体与热特性

1. 推荐晶体特性

推荐使用频率为 25MHz 的晶体,对其共振模式、频率容差、频率稳定性、温度范围、等效串联电阻、并联电容、负载电容、驱动电平、老化率等参数都有明确要求,以确保与器件的匹配性。

2. 热特性

给出了器件的热阻参数,包括结到外壳、结到基底、结到空气等不同情况下的热阻,有助于进行散热设计,保证器件在合适的温度环境下工作。

九、订购信息与修订历史

1. 订购信息

提供了不同型号的订购编号、包装形式、温度范围等信息,方便用户根据需求进行选择。

2. 修订历史

记录了器件文档的修订情况,包括每次修订的日期、修订人以及修订内容,有助于用户了解器件的发展和改进过程。

总之,IDT 的 9FGL04 系列时钟发生器以其高性能、高可配置性和丰富的功能特性,为 PCIe 时钟生成应用提供了一个优秀的解决方案。在实际设计中,我们需要根据具体的应用场景和需求,合理选择器件型号,并严格按照器件的规格和要求进行设计和配置,以确保系统的稳定运行。大家在使用过程中有什么问题或者经验,欢迎一起交流分享。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分