LMK5B12212网络同步器:以太网网络应用的高性能解决方案

电子说

1.4w人已加入

描述

LMK5B12212网络同步器:以太网网络应用的高性能解决方案

在以太网网络应用领域,对于高性能网络同步器和抖动清理器的需求日益增长。TI推出的LMK5B12212正是满足这一需求的优秀产品,下面我们就来详细了解一下它。

文件下载:lmk5b12212.pdf

核心特性:超低抖动与高性能锁相环

超低抖动BAW VCO时钟

LMK5B12212采用了超低抖动的BAW VCO(体声波压控振荡器)技术,这使得它在时钟性能上表现卓越。在不同频率下,它的典型RMS抖动表现出色,如在625MHz时,典型RMS抖动仅为13fs(搭配4MHz 1st order HPF),在312.5MHz时,典型RMS抖动为24fs(同样搭配4MHz 1st order HPF)。这种超低抖动特性能够有效减少信号传输中的误差,提高数据传输的准确性和稳定性。

高性能锁相环配置

它集成了1个高性能数字锁相环(DPLL)和2个模拟锁相环(APLLs)。DPLL的环路滤波器带宽可编程,范围从1mHz到4kHz,并且DCO频率调整步长小于1ppt,这为精确的频率控制提供了可能。同时,它具有2个差分或单端DPLL输入,支持1Hz(1PPS)到800MHz的输入频率,还具备数字保持和无缝切换功能,确保在不同输入条件下都能稳定工作。

丰富的输出配置

该器件拥有12个差分输出,输出格式可编程,包括HSDS、AC - LVPECL、LVDS和HSCL等。当配置为6个LVCMOS频率输出和10个差分输出时,总共可提供多达16个频率输出。输出频率范围为1Hz(1PPS)到1250MHz,并且输出摆幅和共模电压可编程,能够满足不同应用场景的需求。此外,它还兼容PCIe Gen 1到6,通信接口支持I2C或3 - 线/4 - 线SPI,方便与其他设备进行连接和通信。

广泛应用:多领域的精准同步

有线网络领域

在有线网络中,LMK5B12212可用于数据中心互连、定时卡、线路卡等设备。它支持SyncE(G.8262)、SONET/SDH(Stratum 3/3E,G.813,GR - 1244,GR - 253)、IEEE - 1588 PTP二级时钟等标准,能够实现抖动清理、漂移衰减和参考时钟生成,为112G/224G PAM - 4 SerDes、100G - 800G数据中心交换机、核心路由器、边缘路由器和WLAN等设备提供精确的时钟信号。

数据中心与企业计算

在数据中心和企业计算中,智能网络接口卡(NIC)和光传输网络(OTN G.709)等设备对时钟的准确性和稳定性要求极高。LMK5B12212能够满足这些需求,确保数据的高效传输和处理。

其他领域

此外,它还可应用于宽带固定线路接入、工业、测试与测量、医疗成像等领域,展现出了其广泛的适用性。

技术原理:多锁相环协同工作

PLL架构

LMK5B12212的PLL架构由数字PLL(DPLL1)和模拟PLL(APLL1)组成主通道,APLL1采用了集成的BAW VBCO(VCO1),而APLL2则集成了LC VCO(VCO2),可以生成辅助频率域。DPLL由时间 - 数字转换器(TDC)、数字环路滤波器(DLF)和可编程40位分数反馈(FB)分频器组成,APLLs则由参考(R)分频器、相位 - 频率检测器(PFD)、环路滤波器(LF)、分数反馈(N)分频器和VCO组成。

DPLL工作模式

DPLL有多种工作模式,如独立DPLL操作、APLL级联DPLL等。在独立DPLL操作中,DPLL可以选择参考输入,当检测到有效参考输入时,开始锁定过程。在APLL级联DPLL模式下,使用VCBO作为级联源为APLL提供高频、超低抖动的参考时钟,能够提高近端相位噪声性能。

APLL工作模式

APLL在自由运行模式下,BAW APLL使用XO输入作为VCBO的初始参考时钟,PFD比较分数 - N分频时钟和参考时钟,生成控制信号,经过环路滤波器生成控制电压来设置VCBO输出频率。在DPLL模式下,APLL分数SDM由DPLL环路控制,使VCO频率与DPLL参考输入锁定。

设计要点:从输入到输出的全面考量

输入接口设计

振荡器输入(XO)

XO输入是分数 - N APLLs的参考时钟,对于DPLL的正常工作,XO频率与VCO频率必须具有非整数关系,以确保APLL N分频器具有分数分频比。同时,该输入支持可编程的片上输入端接和交流耦合输入偏置配置,以适应不同的时钟接口类型。

参考输入

参考输入(IN0和IN1)可以接受差分或单端时钟,每个输入都有可编程的输入类型、端接和交流/直流耦合输入偏置配置。DPLL的参考输入多路复用器支持自动输入选择和手动输入选择,用户可以根据实际需求进行配置。

输出接口设计

时钟输出

每个时钟输出(OUTx_P和OUTx_N)可以单独配置为差分输出驱动器,OUT0或OUT1还可以额外配置为两个1.8V或2.65V LVCMOS输出驱动器。输出具有可编程的延迟功能,可以调整输出时钟的相位。同时,输出支持自动静音功能,当所选输出多路复用器时钟源无效时,输出驱动器可以自动静音。

输出同步

输出同步(SYNC)功能可以使两个或多个输出时钟在相同的PLL输出时钟周期上退出复位,实现相位对齐。用户可以通过硬件引脚或软件位触发SYNC事件,确保输出时钟的同步性。

电源设计

在电源设计方面,要注意电源的旁路电容放置,可将其放置在PCB的背面或元件面。同时,要确保所有VDD和VDDO电源由相同的3.3V电源轨驱动,并且在单调上升时,从0V到3.135V的时间小于1ms。如果电源上升缓慢或非单调,建议延迟VCO校准,直到所有核心电源上升到3.135V以上。

编程与配置:灵活定制工作模式

内存空间

LMK5B12212具有四个内存空间,分别是寄存器、ROM、EEPROM和SRAM。寄存器包含设备当前使用的活动寄存器设置;ROM包含所有寄存器设置,但默认ROM页面不可由用户编程;EEPROM包含部分寄存器设置,可以通过I2C或SPI进行多次编程;SRAM用于编程EEPROM。

编程方法

用户可以使用TICS Pro编程软件进行配置,该软件提供了逐步的设计流程,帮助用户输入设计参数、计算频率计划并生成所需配置的寄存器设置。用户还可以通过I2C或SPI接口对设备进行编程,实现对设备的灵活控制。

总结

LMK5B12212以其卓越的性能、广泛的应用场景和灵活的配置方式,成为以太网网络应用中高性能网络同步和抖动清理的理想选择。在实际设计中,电子工程师需要综合考虑输入输出接口设计、电源设计和编程配置等方面,以充分发挥该器件的优势,为不同的应用场景提供精确、稳定的时钟解决方案。大家在使用过程中遇到任何问题,都可以在评论区交流讨论。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分