德州仪器CDCDB400:PCIe时钟缓冲器的理想之选

电子说

1.4w人已加入

描述

德州仪器CDCDB400:PCIe时钟缓冲器的理想之选

在电子设计领域,时钟缓冲器对于确保系统时钟信号的稳定传输至关重要。今天,我们就来深入探讨一下德州仪器(Texas Instruments)的CDCDB400时钟缓冲器,它专为PCIe Gen 1至Gen 7接口设计,具备诸多出色特性,能满足多种应用场景的需求。

文件下载:cdcdb400.pdf

一、产品概述

CDCDB400是一款符合DB800ZL标准的4输出LP - HCSL时钟缓冲器,可用于分配PCIe Gen 1 - 7、QuickPath Interconnect(QPI)、UPI、SAS和SATA接口的参考时钟,支持Common Clock(CC)和Individual Reference(IR)架构,并且与扩频兼容。它采用5mm × 5mm、32引脚的VQFN封装,集成度高,适合多种应用场景。

二、产品特性亮点

1. 低抖动性能

CDCDB400在不同滤波器下展现出极低的附加相位抖动。例如,经过PCIE Gen 7滤波器后,附加相位抖动RMS最大值仅为11.3fs;经过PCIE Gen 6滤波器后为16.1fs;经过PCIE Gen 5滤波器后为25fs;经过DB2000Q滤波器后为38fs。这种低抖动特性对于对时钟信号质量要求极高的PCIe系统来说至关重要,能够有效减少信号干扰和误码率。

2. 灵活的输出配置

  • 输出端接阻抗可编程:支持85Ω(默认)或100Ω的差分输出端接,可根据不同的应用场景和电路板特性进行灵活调整,提高信号传输的匹配度。
  • 输出使能控制:配备4个硬件输出使能(OE#)控制引脚,结合SMBus接口,可对四个输出通道进行单独配置和控制,方便实现不同的时钟分配策略。

3. 快速响应与低延迟

输出到输出的偏斜(skew)小于50ps,输入到输出的延迟(delay)小于3ns,确保时钟信号能够快速、准确地传输到各个目标设备,减少系统的时序误差。

4. 其他特性

  • 故障安全输入:支持故障安全输入操作,允许在施加(V_{DD})之前驱动设备输入而不会损坏设备,提高了系统的可靠性。
  • 可编程输出摆率控制:通过SMBus控制寄存器CAPTRIM,可在一定范围内改变4个输出(CK0 - CK3)的摆率,以补偿因电路板设计导致的输出走线长度增加问题。
  • 可选SMBus地址:提供3个可选的SMBus地址,方便在多设备系统中进行地址分配,避免地址冲突。

三、引脚配置与功能

CDCDB400的32引脚VQFN封装具有明确的引脚功能定义:

1. 输入时钟引脚

CLKIN_P和CLKIN_N为LP - HCSL差分时钟输入,通常直接连接到时钟源的差分输出,输入频率范围为50 - 250MHz,输入电压摆幅为200 - 2300mV Diff - peak。

2. 输出时钟引脚

CK0_P - CK3_P和CK0_N - CK3_N为4个通道的LP - HCSL差分时钟输出,通常直接连接到PCIe差分时钟输入。如果某个通道未使用,相应引脚可悬空。

3. 管理与控制引脚

  • CKPWRGD_PD#:为时钟电源正常和电源关断多功能输入引脚,内部有180kΩ下拉电阻。用于控制设备的电源状态,低电平为电源关断模式,所有输出通道呈三态;高电平为正常工作模式。
  • OE0# - OE3#:分别控制4个输出通道的使能状态,低电平有效,内部有180kΩ下拉电阻。

4. SMBus接口引脚

  • SADR0:SMBus地址选择引脚,可设置为高、中、低三个电平,用于配置SMBus地址。
  • SMBDAT和SMBCLK:分别为SMBus接口的数据和时钟引脚,通常使用外部上拉电阻上拉到3.3V VDD。

5. 电源与接地引脚

  • VDDR:输入时钟接收器的电源输入,需连接到3.3V电源轨,并使用去耦电容连接到GND。
  • VDD:输出通道和核心电压的3.3V电源。
  • GND:接地引脚,需将接地焊盘连接到系统地。

四、电气特性

1. 电流消耗

在不同工作模式下,CDCDB400的电流消耗表现出色。例如,在核心电源电流方面,工作模式下CKPWRGD_PD# = 1时为8.5 - 2mA;电源关断模式下CKPWRGD_PD# = 0时电流极低。在IO电源电流方面,所有输出禁用时为18mA,所有输出激活且频率为100MHz时,每个输出为8.5mA,电源关断模式下为1.5mA。

2. 时钟输入与输出特性

输入和输出频率范围均为50 - 250MHz,输入和输出电容分别为2.2pF和4pF左右。输出高电压和低电压在规定范围内,能够满足不同设备的输入要求。

3. 时序特性

  • 电源正常断言到稳定时钟输出时间(tSTABLE)为1.8ms(CKPWRGD_PD#从0到1,fIN = 100MHz)。
  • 输出使能断言到稳定时钟输出时间(tOE)为10个CLKIN周期(OEx#从1到0)。
  • 电源关断断言到无时钟输出时间(tPD)为3个CLKIN周期(CKPWRGD_PD#从1到0)。

五、应用场景

CDCDB400适用于多种领域的应用:

1. 服务器领域

包括微服务器、塔式服务器和机架服务器等,可将PCIe参考时钟从处理器芯片组的PCH分配到多个端点,确保服务器系统的稳定运行。

2. 存储领域

如存储区域网络、网络附加存储和主机总线适配卡等,为存储设备提供稳定的时钟信号,提高数据传输的准确性和可靠性。

3. 通信领域

可用于通信交换机、计算机模块等设备,满足通信系统对时钟信号的高精度要求。

4. 其他领域

还可应用于硬件加速器、CT和PET扫描仪、坚固型笔记本电脑等设备中。

六、设计与应用建议

1. 输出使能控制方法

可选择使用SMBus编程寄存器(软件)或硬件OE#引脚来控制输出。使用软件控制时,硬件OE#引脚可悬空;使用硬件控制时,将OE#引脚连接到GPIO控制器,并设置相应的高低电平。

2. SMBus地址选择

从表7 - 1中选择合适的SMBus地址,并在SADR0引脚放置适当的上拉或下拉电阻,确保地址不冲突。

3. 电源供应

高性能时钟缓冲器对电源噪声敏感,应使用滤波电容消除低频噪声,旁路电容提供高频噪声低阻抗路径。建议在板级电源和芯片电源之间插入铁氧体磁珠,隔离时钟缓冲器产生的高频开关噪声。

4. 布局设计

  • 所有连接到CKx引脚的传输线应根据输出阻抗设置为85Ω差分阻抗(42.5Ω单端阻抗)或100Ω差分阻抗(50Ω单端阻抗),并尽量减少传输线上的短截线。
  • 参考PCB布局示例,确保良好的热性能和低电感接地连接。

七、支持与资源

1. 设备支持

可使用TICS Pro离线软件工具进行EVM编程和寄存器映射生成,以配置设备用于特定应用。工具下载地址:https://www.ti.com/tool/TICSPRO - SW。

2. 文档支持

可参考相关文档,如Texas Instruments的CDCDB800/803超低附加抖动、8输出PCIe Gen1到Gen5时钟缓冲器文档。

3. 通知更新

在ti.com上的设备产品文件夹中注册通知,可接收文档更新的每周摘要。

4. 技术支持

TI E2E™支持论坛是获取快速、验证答案和设计帮助的好地方,可搜索现有答案或提出自己的问题。

总之,德州仪器的CDCDB400时钟缓冲器凭借其低抖动、灵活配置、快速响应等出色特性,为PCIe系统的时钟分配提供了可靠的解决方案。在实际设计中,我们需要根据具体应用场景,合理选择输出控制方式、SMBus地址,优化电源供应和布局设计,以充分发挥其性能优势。大家在使用过程中遇到过哪些问题呢?欢迎在评论区交流分享。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分