探索LMK05318B:以太网网络同步的卓越之选

电子说

1.4w人已加入

描述

探索LMK05318B:以太网网络同步的卓越之选

在当今高速发展的以太网网络应用领域,对于高性能网络同步器和抖动清除器的需求日益增长。LMK05318B作为一款专为满足以太网网络应用严格要求而设计的设备,凭借其出色的性能和丰富的功能,成为了众多工程师的首选。本文将深入剖析LMK05318B的特性、应用场景、工作原理以及设计要点,为电子工程师们提供全面的参考。

文件下载:lmk05318b.pdf

一、LMK05318B的特性亮点

超低抖动性能

LMK05318B采用了超低抖动的BAW VCO技术,能够生成高质量的时钟信号。在不同频率下,其典型RMS抖动表现卓越,如在312.5MHz时,典型RMS抖动仅为32fs(使用4MHz一阶高通滤波器);在156.25MHz时,典型RMS抖动为44fs(同样使用4MHz一阶高通滤波器)。这种超低抖动性能能够有效降低高速串行链路中的误码率,提高系统的稳定性和可靠性。

灵活的锁相环配置

该设备集成了一个高性能数字锁相环(DPLL)和两个模拟锁相环(APLLs)。DPLL的可编程环路带宽范围为1mHz至4kHz,能够实现精确的抖动和漂移衰减。同时,它还支持小于0.001ppb的频率分辨率,可用于IEEE 1588 PTP时钟的精确频率和相位调整。两个APLLs则为系统提供了灵活的频率合成和同步选项,APLL1采用TI的专有体声波(BAW)技术,能够生成低抖动的312.5MHz输出时钟;APLL2则采用传统的LC VCO,可提供第二个频率和/或同步域的选择。

丰富的输入输出接口

LMK05318B具有两个差分或单端DPLL输入,输入频率范围为1Hz(1PPS)至800MHz,支持数字保持和无缝切换功能。输出方面,它拥有八个差分输出,输出频率范围为1Hz(1PPS)至1250MHz,支持多种输出格式,如LVPECL、AC - CML、AC - LVDS、HSCL和1.8V LVCMOS等,能够满足不同系统的接口需求。

出色的电源管理

内部集成的LDO稳压器提供了优异的电源抑制比(PSNR),能够有效降低电源传输网络的成本和复杂性。同时,设备的核心电源为3.3V,输出电源可选择1.8V、2.5V或3.3V,工作温度范围为 - 40°C至 + 85°C,具有良好的环境适应性。

二、应用场景广泛

通信网络

在SyncE(G.8262)、SONET/SDH(Stratum 3/3E、G.813、GR - 1244、GR - 253)等通信网络标准中,LMK05318B可作为IEEE 1588 PTP从时钟,实现精确的时钟同步。此外,它还可用于56G/112G PAM4 SerDes的抖动清除、漂移衰减和参考时钟生成,为高速通信提供稳定的时钟信号。

数据中心

在100G至800G数据中心交换机、核心路由器、边缘路由器和WLAN等设备中,LMK05318B能够为系统提供精确的时钟同步,确保数据的准确传输和处理。同时,它还可用于数据中心和企业计算中的智能网络接口卡(NIC),提高网络设备的性能和可靠性。

工业与医疗领域

在工业测试和测量设备中,LMK05318B的高精度时钟信号能够满足设备对时间精度的要求。在医疗成像设备中,其低抖动特性有助于提高图像的质量和清晰度。

三、工作原理剖析

PLL架构

LMK05318B的PLL架构主要由DPLL和两个APLLs组成。DPLL由时间数字转换器(TDC)、数字环路滤波器(DLF)和40位分数反馈(FB)分频器组成,能够实现精确的频率和相位锁定。APLLs则由参考(R)分频器、相位频率检测器(PFD)、环路滤波器(LF)、分数反馈(N)分频器和VCO组成,可实现灵活的频率合成。

工作模式

  • DPLL模式:在DPLL模式下,外部XO输入源决定了输出时钟的自由运行和保持频率稳定性和准确性。BAW VCO1决定了APLL1输出时钟在12kHz至20MHz积分频带内的相位噪声和抖动性能。当所有参考输入丢失时,PLL进入保持模式,跟踪外部XO源的稳定性和准确性。
  • APLL - 仅模式:在该模式下,APLL1使用XO输入作为VCO1的初始参考时钟,DPLL块不参与工作。APLL2可选择锁定到VCO1频率或XO时钟,为系统提供更多的频率合成选项。

四、设计要点与建议

输入输出接口设计

  • 输入接口:对于XO输入,应选择稳定的低频率TCXO、OCXO或外部可跟踪时钟作为参考,以满足系统的频率精度和保持稳定性要求。同时,要注意输入缓冲器的可编程输入片上终端和交流耦合输入偏置配置,确保输入信号的质量。对于参考输入,可根据实际需求选择合适的输入缓冲器模式和可编程输入滞后,提高输入信号的抗干扰能力。
  • 输出接口:在选择输出格式时,应根据下游设备的接口要求进行合理配置。为了减少输出串扰和杂散,应遵循一定的输出时钟分配原则,如将OUT[0:3]组用于PLL1时钟,OUT[4:7]组用于PLL2时钟等。同时,要注意输出自动静音功能的配置,避免在VCO校准期间输出不稳定的时钟信号。

电源设计

  • 电源供应:所有VDD核心电源必须使用相同的3.3V电源轨,输出电源可根据需要选择1.8V、2.5V或3.3V。在电源上电时,要确保电源的斜坡时间和顺序符合要求,避免因电源问题导致设备启动异常。
  • 电源滤波:为了提高电源的稳定性,应在VDD和VDDO引脚附近放置适当的旁路电容,减少电源噪声对设备的影响。同时,可根据实际情况选择合适的电源滤波方案,如使用LDO稳压器为外部XO/TCXO/OCXO源供电。

布局设计

  • 时钟隔离:在PCB布局时,应将输入、XO/OCXO/TCXO和输出时钟与相邻的不同频率时钟和其他动态信号进行隔离,避免相互干扰。同时,要考虑XO/OCXO/TCXO的放置位置,避免受到电源噪声、热梯度、振动和冲击等因素的影响。
  • 阻抗匹配:对于时钟和动态逻辑信号的受控阻抗50Ω单端(或100Ω差分)迹线,应避免阻抗不连续性,确保信号的传输质量。同时,要使用适当的源或负载终端来匹配输入和输出时钟迹线的阻抗。
  • 接地设计:为了保证设备的电气和热性能,应使用至少5×5的通孔过孔图案将IC接地/散热垫连接到多个PCB接地层,实现良好的接地和散热。

五、编程与配置

LMK05318B支持通过I²C或SPI进行全面编程,用户可以根据实际需求对设备进行灵活配置。在编程过程中,可使用TICS Pro编程软件来生成有效的分频器设置,根据所需的频率计划配置和PLL模式进行参数设置。同时,要注意EEPROM的编程和使用,可通过系统内编程实现自定义的启动频率配置。

六、总结

LMK05318B作为一款高性能的网络同步器和抖动清除器,凭借其超低抖动性能、灵活的锁相环配置、丰富的输入输出接口和出色的电源管理等优势,在以太网网络应用领域具有广泛的应用前景。在设计过程中,工程师们需要充分考虑输入输出接口设计、电源设计、布局设计和编程配置等要点,以确保设备能够发挥最佳性能。希望本文能够为电子工程师们在使用LMK05318B进行设计时提供有益的参考和指导。大家在实际应用中遇到过哪些关于LMK05318B的问题呢?欢迎在评论区交流分享。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分