低噪声时钟抖动清理器LMK0480x的深度解析

电子说

1.4w人已加入

描述

低噪声时钟抖动清理器LMK0480x的深度解析

在电子设备的设计中,时钟信号的稳定性和低抖动性能对于系统的性能和可靠性至关重要。LMK0480x系列低噪声时钟抖动清理器以其卓越的性能和丰富的功能,成为满足下一代系统时钟要求的理想选择。本文将深入探讨LMK0480x的特性、应用、工作原理以及设计要点,为电子工程师在实际应用中提供全面的参考。

文件下载:lmk04806.pdf

一、LMK0480x的特性亮点

超低RMS抖动性能

LMK0480x在抖动性能方面表现出色,其12 kHz至20 MHz频段的RMS抖动低至111 fs,100 Hz至20 MHz频段的RMS抖动为123 fs。如此低的抖动水平能够有效确保时钟信号的稳定性,减少信号干扰,提高系统的整体性能。

双环PLLatinum™架构

采用双环PLLatinum™架构,PLL1集成了低噪声晶体振荡器电路,具备输入时钟丢失时的保持模式,支持自动或手动触发/恢复功能。PLL2则具有归一化PLL噪声底至 -227 dBc/Hz、相位检测器速率高达155 MHz、OSCin频率倍增器以及集成低噪声VCO等特性,为系统提供了强大的时钟生成和处理能力。

冗余输入时钟与灵活输出配置

提供2个带LOS的冗余输入时钟,支持自动和手动切换模式,增强了系统的可靠性。同时,具有50%占空比输出分频功能,分频范围为1至1045(偶数和奇数),以及12个LVPECL、LVDS或LVCMOS可编程输出,还具备数字延迟(固定或动态可调)和25 ps步进模拟延迟控制等功能,满足了各种不同的应用需求。

二、应用领域广泛

LMK0480x适用于多个领域,包括数据转换器时钟、无线基础设施、网络、SONET/SDH、DSLAM、医疗、视频、军事和航空航天以及测试和测量等。在这些领域中,对时钟信号的稳定性和低抖动要求极高,LMK0480x能够很好地满足这些需求。

三、工作原理与系统架构

双环架构优势

双环PLL架构为LMK0480x提供了在宽范围的输出频率和相位噪声积分带宽内实现最低抖动性能的能力。PLL1由外部参考时钟驱动,使用外部VCXO或可调晶体为PLL2提供频率准确、低相位噪声的参考时钟。PLL2则利用内部VCO的优异高偏移频率相位噪声特性和参考VCXO或可调晶体的良好低偏移频率相位噪声,实现超低抖动输出。

时钟输入与切换模式

LMK0480x具有两个参考时钟输入(CLKin0和CLKin1),支持手动、引脚选择和自动三种时钟输入切换模式。在不同模式下,能够根据实际情况灵活选择活动时钟输入,确保系统的稳定性和可靠性。例如,在自动模式下,当PLL1的DLD信号指示失锁时,会触发时钟切换事件,按照优先级顺序选择可用的时钟输入。

保持模式功能

保持模式是LMK0480x的一个重要特性,当PLL1的输入时钟参考无效时,PLL2能够保持锁定在频率上,且频率漂移最小。在保持模式下,PLL1电荷泵处于三态,设置固定的调谐电压,使PLL1以开环方式运行。

四、设计要点与注意事项

环路滤波器设计

每个PLL都需要一个专用的环路滤波器。PLL1的环路滤波器应连接到CPout1引脚,建议总闭环带宽在10 Hz至200 Hz范围内。PLL2的环路滤波器设计需要考虑VCO的Kvco值在不同调谐频率下的变化,确保环路在整个应用调谐范围内稳定。可以使用TI的时钟设计工具和时钟架构来辅助设计环路滤波器。

时钟输入与输出驱动

在驱动CLKin和OSCin输入时,需要根据输入源的类型选择合适的驱动方式和耦合方式。例如,当使用差分参考时钟时,建议将输入模式设置为双极性(CLKinX_BUF_TYPE = 0),并采用AC耦合。在时钟输出方面,要遵循传输线理论进行阻抗匹配,确保接收器获得最佳的信号质量。

频率规划与PLL编程

频率规划是设计中的关键环节。通过计算时钟输出频率的最小公倍数,选择合适的VCO范围和时钟输出分频值,以及确定PLL2_P、PLL2_N和PLL2_R分频值,确保PLL锁定。在PLL编程时,要根据不同的模式和配置,正确设置各个分频器的值,以满足系统的频率和相位要求。

数字锁检测与动态数字延迟

数字锁检测电路用于确定PLL1和PLL2的锁定状态以及保持模式的退出事件。通过编程窗口大小和锁定计数寄存器,可以设置PLL参考和反馈信号的ppm频率精度。动态数字延迟功能允许在不中断时钟输出的情况下调整时钟输出之间的时间偏移,实现时钟相位的动态调整。

电源供应与布局设计

在电源供应方面,要确保所有Vcc引脚正确连接,并根据不同的引脚功能进行适当的去耦和旁路设计。例如,对于CLKout Vcc引脚,可以使用铁氧体磁珠减少不同时钟输出频率之间的串扰,但在某些情况下需要注意磁珠对电源阻抗的影响。在布局设计上,要关注热管理,通过合理的散热设计和接地布局,确保芯片的温度在安全范围内,同时减少信号干扰。

五、总结

LMK0480x系列低噪声时钟抖动清理器凭借其卓越的抖动性能、灵活的架构和丰富的功能,为电子工程师在时钟设计领域提供了强大的工具。在实际应用中,工程师需要深入理解其工作原理和设计要点,根据具体的应用需求进行合理的配置和优化,以充分发挥LMK0480x的优势,实现高性能、高可靠性的时钟系统设计。希望本文能够为电子工程师在使用LMK0480x时提供有价值的参考,助力大家在电子设计领域取得更好的成果。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分