SN74GTLPH306 8 位 LVTTL 到 GTLP 总线收发器

KANA 发表于 2018-10-16 11:16:58

数据: 8-Bit LVTTL-to-GTL+ Bus Transceiver 数据表

描述

SN74GTLPH306是一款中等驱动的8位总线收发器,可提供LVTTL到GTLP和GTLP到LVTTL的信号电平转换。该器件提供以LVTTL逻辑电平工作的卡与以GTLP信号电平工作的背板之间的高速接口。高速(比标准LVTTL或TTL快约三倍)背板操作是GTLP降低输出摆幅(<1 V),降低输入阈值电平,改善差分输入,OEC ??的直接结果。电路和TI-OPC ??电路。改进的GTLP OEC和TI-OPC电路最大限度地缩短了总线建立时间,并使用多种背板模型进行了设计和测试。中等驱动器允许在负载很重的背板中进行入射波切换,其负载阻抗等效于19

GTLP是Gunning Transceiver Logic(GTL)JEDEC标准JESD 8-3的德州仪器(TI ??)衍生物。 SN74GTLPH306的交流规格仅在优选的高噪声容限GTLP下给出,但用户可以灵活地在GTL上使用该器件(V TT = 1.2 V和V REF = 0.8 V)或GTLP(V TT = 1.5 V且V REF = 1 V)信号电平。

通常,B端口工作在GTLP信号电平。 A端口和控制输入工作在LVTTL逻辑电平,但具有5 V容差,并兼容TTL和5 V CMOS输入。 V REF 是B端口差分输入参考电压。

此设备完全为使用I off 和上电3状态的热插入应用程序指定。 I off 电路禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电路将输出置于高阻态,从而防止驱动器冲突。

该GTLP器件具有TI-OPC电路,可有效限制由于背板不正确,卡分布不均匀或在低电平到高电平信号转换期间出现空插槽而导致的过冲。这改善了信号完整性,允许在较高频率下保持足够的噪声容限。

有源总线保持电路将未使用或未驱动的LVTTL数据输入保持在有效的逻辑状态。不建议在上拉电路中使用上拉或下拉电阻。

当V CC 介于0和1.5 V之间时,器件在上电或断电期间处于高阻态。但是,为确保高阻抗状态高于1.5 V,输出使能(OE \)输入应通过上拉电阻连接到V CC ;电阻的最小值由驱动器的电流吸收能力决定。

特性

  • TI-OPC ??电路限制在不均匀加载的背板上振铃
  • OEC ??电路改善信号完整性并减少电磁干扰
  • GTLP信号电平与LVTTL逻辑电平之间的双向接口
  • LVTTL接口具有5 V容差
  • 中等驱动GTLP输出(50 mA)
  • LVTTL输出(\ x9624 mA /24 mA)
  • GTLP上升和下降时间设计用于分布式负载中的最佳数据传输速率和信号完整性
  • I off 和上电3状态支持热插入
  • A端口数据输入上的总线保持
  • 闩锁性能超过每JESD 78 100,II类
  • ESD保护超过JESD 22
    • 2000-V人体模型(A114-A)
    • 200-V机器模型(A115-A)
    • 1000 V充电器件型号(C101)

OEC,TI和TI -OPC是Texas Instruments的商标。

参数 与其它产品相比 GTL/TTL/BTL/ECL 收发器/转换器

 
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Bits (#)
Voltage (Nom) (V)
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
IOL (Max) (mA)
IOH (Max) (mA)
Schmitt Trigger
Operating Temperature Range (C)
Pin/Package
SN74GTLPH306
GTLP    
3.15    
3.45    
8    
3.3    
175    
20    
7.5    
50    
50    
No    
-40 to 85    
24SOIC
24TSSOP
24TVSOP    

技术文档

数据手册(1)

收藏

相关话题
文章来源栏目
+加入圈子

评论(0)

加载更多评论

参与评论

分享到

QQ空间 QQ好友 微博
取消