解析SY88953AL:高速光纤接收器的理想选择

电子说

1.4w人已加入

描述

解析SY88953AL:高速光纤接收器的理想选择

在当今高速数据传输的时代,光纤通信扮演着至关重要的角色。而SY88953AL作为一款专门为光纤接收器设计的高速限幅后置放大器,无疑是电子工程师们在设计中值得关注的器件。今天,我们就来深入了解一下这款产品。

文件下载:SY88953ALMG.pdf

产品概述

SY88953AL是一款高速限幅后置放大器,主要用于光纤接收器,可与典型的跨阻放大器(TIA)连接。TIA输出的线性信号通常含有大量噪声,且幅度会随时间变化,而SY88953AL能够对这些信号进行量化,并输出CML电平波形。

它采用单一的+3.3V电源供电,工作温度范围为–40°C至+85°C。凭借其宽带宽和高增益,能够处理高达10.7Gbps的数据速率,最小输入信号幅度可达 (5 mV_{PP}),并将其放大以驱动具有CML输入的设备。

产品特性

电源与性能

  • 单一电源供电:仅需一个3.3V电源,简化了电路设计。
  • 高速运行:支持高达10.7Gbps的操作,满足高速数据传输需求。
  • 出色的输出特性:典型情况下,输出摆幅为 (700 mV_{PP}),边沿速率为25ps。
  • 高增益与灵敏度:具有28dB的电压增益,输入灵敏度为 (5 mV_{PP})。

内部设计

  • 集成50Ω I/O终端:芯片内部集成了50Ω的输入输出终端,减少了外部元件的使用。
  • 可编程信号检测:具备可编程的信号检测功能(SD和/SD),并提供6dB的迟滞,可有效防止信号抖动。
  • 稳定的输出反馈:带有内部5kΩ上拉电阻的无抖动OC - TTL SD和/SD输出,可反馈到TTL使能(/EN)输入,确保在信号丢失(LOS)条件下输出稳定。

封装与功耗

  • 小巧封装:提供3mm x 3mm的16引脚QFN封装或裸片形式,节省电路板空间。
  • 低功耗:功耗仅为62mA,符合节能设计要求。

应用领域

SY88953AL的应用范围广泛,包括但不限于以下领域:

  • OC - 192 SDH/SONET:在同步数字体系和同步光网络中发挥重要作用。
  • 10G以太网/光纤通道接收器:满足高速以太网和光纤通道的数据接收需求。
  • 高达10.7Gbps的专有链路:适用于特定的高速专有通信链路。
  • XFP收发器:为XFP收发器提供信号放大和处理功能。
  • 线路驱动器/接收器:可作为线路驱动器或接收器使用。

引脚配置与功能

引脚配置

SY88953AL采用16引脚QFN封装,各引脚的配置如下: Pin Number Pin Name Type Pin Function
1 DIN Data input True data input with 50Ω resistor to V CC .
2, 3, 10, 11 VCC Power supply Positive power supply.
4 /DIN Data input Complementary data input with 50Ω resistor to V CC .
5 VTHN Input /DIN DC threshold adjustment pin.
6 SD Open-collector TTL output with internal 5kΩ pull-up resistor Signal detect asserts high when the data input amplitude rises above the threshold set by SD LVL .
7 /SD Open-collector TTL output with internal 5kΩ pull-up resistor Inverted signal detect asserts low when the data input amplitude rises above the threshold set by SD LVL .
8, 13, EP GND Ground Device ground. Exposed pad must be soldered to PCB ground for proper electrical and thermal performance.
9 /DOUT CML output Complementary data output.
12 DOUT CML output True data output.
14 SDLVL Input Signal detect level set: A resistor from this pin to V CC set the threshold for the data input amplitude at which SD asserts.
15 /EN TTL input default is high Enable: Deasserts true data output when high.
16 VTHP Input DIN DC threshold adjustment pin.

引脚功能详解

  • 数据输入引脚(DIN和/DIN):用于接收数据信号,通过50Ω电阻连接到VCC。
  • 电源引脚(VCC):提供正电源。
  • 阈值调整引脚(VTHP和VTHN):用于调整输入信号的直流阈值,可控制占空比,纠正脉冲宽度失真。
  • 信号检测引脚(SD和/SD):用于检测输入信号的幅度,当输入幅度超过由SDLVL设置的阈值时,SD置高,/SD置低;反之则相反。/SD可反馈到/EN输入,以维持输出稳定性。
  • 输出引脚(DOUT和/DOUT):输出CML电平的互补数据信号。
  • 信号检测电平设置引脚(SDLVL):通过连接到VCC的电阻设置输入幅度检测的阈值。

电气特性

绝对最大额定值

  • 电源电压(VCC):–0.5V至+4.0V
  • 数据输入电压(DIN,/DIN):(VCC – 1.0V)至(VCC + 0.5V)
  • 数据输出电压(DOUT,/DOUT):(VCC – 1.0V)至(VCC + 0.5V)
  • /EN电压:0V至VCC
  • SD,/SD电流:5mA
  • SDLVL电压:(VCC – 1.3V)至VCC
  • 存储温度(TS):–65°C至+150°C

工作额定值

  • 环境温度(TA):–40°C至+85°C
  • 电源电压(VCC):+3.0V至+3.6V
  • 结温(TJ):–40°C至+120°C
  • 结热阻(QFN - 16)
    • 静止空气下的θJA为59°C/W
    • 静止空气下的θJB为32°C/W

直流电气特性

在 (V{CC}=3.0 ~V) 至3.6V,(R{LOAD}=50 Omega) 到 (VCC),(T{A}=-40^{circ} C) 至 +85°C的条件下,典型值在 (V{C C}=3.3 V),(T_{A}=25^{circ} C) 时: Symbol Parameter Condition Min. Typ. Max. Units
ICC Power supply current No output load 62 85 mA
VSDLVL SDLVL voltage VCC - 1.3 VCC V
VIH /EN input HIGH voltage 2.0 V
VIL /EN input LOW voltage 0.8 V
IIH /EN input HIGH current VIN = VCC 20 μA
IIL /EN input LOW current VIN = 0.5V -0.3 mA
VOH SD, /SD output HIGH level 2.4 V
VOL SD, /SD output LOW level IOL = +2mA 0.5 V
VOH Output HIGH voltage 50Ω to VCC output load VCC - 0.02 VCC - 0.005 VCC V
VOL Output LOW voltage 50Ω to VCC output load VCC - 0.40 VCC - 0.35 VCC - 0.24 V
VOFFSET Differential output offset ±80 mV
ZO Single-ended output impedance
ZIN Single-ended input impedance 45 50 55 Ω

交流电气特性

同样在 (V{CC}=3.0 ~V) 至3.6V,(R{L O A D}=50 Omega) 到 (VCC),(T{A}=-40^{circ} C) 至 +85°C的条件下,典型值在 (V{CC}=3.3 ~V),(T_{A}=25^{circ} C) 时: Symbol Parameter Condition Min. Typ. Max. Units
HYS SD Hysteresis Electrical signal 2 6 8 dB
PSRR Power supply rejection ratio 35 dB
tOFF SD, /SD release time 0.1 0.5 μs
tON SD, /SD assert time 0.2 0.5 μs
tr/tf Output rise/fall time VID ≥ 50mVPP 25 35 ps
VID Differential input voltage swing 5 1800 mVPP
VOD Differential output voltage swing 600 700 800 mVPP
VSR SD sensitivity range 5 50 mVPP
LOSAL Low LOS assert level RLOSLVL = 10kΩ 11 mVPP
LOSDL Low LOS de-assert level RLOSLVL = 10kΩ 17 mVPP
HSYL Low LOS hysteresis RLOSLVL = 10kΩ 3.5 dB
LOSAM Medium LOS assert level RLOSLVL = 5kΩ 17 mVPP
LOSDM Medium LOS de-assert level RLOSLVL = 5kΩ 26 mVPP
HSYM Medium LOS hysteresis RLOSLVL = 5kΩ 3.5 dB
LOSAH High LOS assert level RLOSLVL = 100Ω 45 mVPP
LOSDH High LOS de-assert level RLOSLVL = 100Ω 68 mVPP
HSYH High LOS hysteresis RLOSLVL = 100Ω 3.5 dB
S21 Single-ended small-signal gain 16 22 dB
AOV(Diff) Differential voltage gain 22 28 dB
B - 3dB 3dB Bandwidth 7.5 GHz

设计要点

布局与PCB设计

由于SY88953AL是高频组件,电路板的布局和设计对其性能影响很大。高增益放大器常见的问题是大摆幅输出通过电源反馈到输入。因此,SY88953AL的接地引脚应连接到电路板的接地层,使用靠近器件的多个PCB过孔连接到地,避免长的电感走线,以防止性能下降。

功能模块设计

  • 输入放大器/缓冲器:输入放大器灵敏度高,能检测并放大低至 (5mV{PP}) 的信号,最大输入信号可达 (1800 mV{PP}),典型差分电压增益为28dB。对于需要高增益操作的应用,应将上游TIA尽可能靠近SY88953AL的输入引脚,以确保最佳性能。
  • 阈值调整:通过 (V{THP}) 或 (V{THN}) 可以控制输入信号的偏移,从而调整占空比。通常只需调整一个输入,具体取决于脉冲宽度调整的方向。将 (V_{TH}) 接地可禁用此功能。
  • 输出缓冲器:CML输出缓冲器设计用于驱动50Ω线路,需要适当的终端匹配。每个输出引脚连接一个外部50Ω电阻到 (V_{CC}) 可实现终端匹配。如果下游设备内部已经有50Ω终端匹配,则无需外部终端电阻。
  • 信号检测:SY88953AL产生无抖动的信号检测(SD和/SD)开集TTL输出,内部带有5kΩ上拉电阻。SD用于判断输入幅度是否足够大以被视为有效输入,/SD是SD的互补输出。/SD可反馈到/EN输入,在信号丢失时维持输出稳定,通常提供6dB的SD迟滞以防止抖动。
  • 信号检测电平设置:通过可编程的信号检测电平设置引脚(SDLVL)设置输入幅度检测的阈值。连接一个外部电阻到 (V{CC}) 可设置SDLVL的电压,电压范围从 (V{CC}) 到 (V_{CC}-1.3 ~V)。外部电阻越小,SD灵敏度越低,需要更大的输入幅度才能使SD置高。

总结

SY88953AL以其高速、高增益、低功耗和丰富的功能特性,为光纤接收器设计提供了一个优秀的解决方案。在实际应用中,电子工程师们需要根据具体的设计需求,合理选择器件,并注意电路板布局和设计,以充分发挥其性能优势。你在使用类似器件时遇到过哪些问题呢?欢迎在评论区分享你的经验。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分