探索TLK3131单通道多速率收发器:特性、应用与设计要点

电子说

1.4w人已加入

描述

探索TLK3131单通道多速率收发器:特性、应用与设计要点

在当今高速数据传输的时代,单通道多速率收发器在众多领域中发挥着至关重要的作用。TI的TLK3131单通道多速率收发器便是其中一款性能卓越的产品,下面我们就来详细了解一下它的特性、应用以及设计要点。

文件下载:TLK3131ZWQ.pdf

一、TLK3131概述

TLK3131是一款灵活的单通道可配置串行收发器,能够提供高达7.5Gbps的原始数据传输能力,适用于背板和前面板连接等多种应用场景。它可以配置为符合1000Base - X 1Gbps以太网规范(不支持自动协商),并具备并行到串行、串行到并行转换以及时钟提取等功能。

(一)特性亮点

  1. 多速率支持:支持600Mbps至3.75Gbps的串行数据速率,可适应多种不同的应用需求,涵盖了1X/2X光纤通道(FC)、CPRI(x1/x2/x4)、OBSAI(x1/x2/x4)和1GbE(1000Base - X)等数据速率。
  2. 低抖动设计:内置低带宽、低抖动的高质量LC振荡器,可作为抖动清除器使用,能够处理质量较差的参考时钟,为内部SERDES PLL提供干净的参考信号。
  3. 丰富的测试功能:支持PRBS 2⁷ - 1和2²³ - 1的生成与验证,以及标准定义的CRPAT、高、低频和混合频率测试,方便进行系统诊断和测试。
  4. 多种接口模式:具备多种并行接口模式,如RGMII、RTBI、TBI、GMII等,满足不同应用场景下的接口需求。
  5. 低功耗模式:通过ENABLE引脚和寄存器控制,可进入低功耗静态状态,关闭所有模拟和数字电路,降低功耗。

(二)引脚布局

TLK3131的引脚布局合理,包含了各种功能引脚,如全局信号引脚(RST_N、ENABLE等)、JTAG信号引脚、MDIO相关信号引脚、并行数据引脚、串行侧数据/时钟引脚等。这些引脚的设计为设备的配置和使用提供了便利。

二、详细功能解析

(一)时钟模式

TLK3131的时钟模式设计灵活。其内部的低带宽、低抖动LC振荡器可配置为抖动清除器,通过可编程的预分频器和后分频器寄存器,能生成常见的参考时钟频率。此外,抖动清除器还可用于锁定从RX通道恢复的字节时钟,去除其中的抖动。同时,该设备的时钟架构允许在功率或应用板面积关键的情况下绕过JC PLL。

(二)工作频率范围

该收发器优化了600Mbit/s至3.75Gbit/s的串行数据速率操作。外部差分(可选单端)参考时钟具有较大的工作频率范围,参考时钟频率必须在输入串行数据速率的±200 PPM范围内,且抖动小于40ps。

(三)CPRI延迟支持

TLK3131具备往返延迟测量能力,可用于CPRI应用。启用后,它能测量从CPRI帧中传输K28.5代码到接收路径中接收K28.5代码的经过时间,测量结果可通过MDIO可读寄存器读取。

(四)并行接口模式

TLK3131拥有多种并行接口模式,每种模式都有其特定的功能和应用场景。

  1. RGMII模式(Reduced Gigabit Media Independent Interface):支持DDR源中心和源对齐时序,可根据Nibble Order进行数据字节排序。
  2. RTBI模式(Reduced Ten Bit Interface):提供DDR源中心和源对齐时序,同样可根据Nibble Order调整数据字节顺序。
  3. TBI模式(Ten Bit Interface):支持SDR上升沿和下降沿对齐时序。
  4. GMII模式(Gigabit Media Independent Interface):支持SDR上升沿和下降沿对齐时序。
  5. EBI模式(Eight Bit Interface):支持SDR上升沿和下降沿对齐时序。
  6. REBI模式(Reduced Eight Bit Interface):支持DDR源中心和源对齐时序。
  7. NBI模式(Nine Bit Interface Mode):支持SDR上升沿和下降沿对齐时序。
  8. RNBI模式(Reduced Nine Bit Interface):支持DDR源中心和源对齐时序。
  9. TBID模式(Ten Bit Interface DDR):支持DDR源中心和源对齐时序。
  10. NBID模式(Nine Bit Interface DDR):支持DDR源中心和源对齐时序。

(五)高速CML输出与接收器

高速数据输出驱动器采用电流模式逻辑(CML),集成了上拉电阻,无需外部组件。可选择直接耦合或交流耦合模式,交流耦合模式下接收器输入内部偏置为0.8×VDDT,以获得最佳输入灵敏度。高速接收器符合IEEE 802.3ae Clause 47(XAUI)、千兆以太网和光纤通道1和2的物理层要求,具备自适应均衡器,可补偿通道插入损耗。

(六)环回与链路测试功能

支持并行或串行侧环回配置,还支持外部环回,可与PRBS模式、CRPAT、混合/高/低频测试配合使用。同时,该设备具备丰富的内置测试功能,可通过MDIO选择多种测试模式,对系统进行全面的诊断和验证。

(七)MDIO管理接口

TLK3131支持IEEE 802.3以太网规范Clause 22中定义的管理数据输入/输出(MDIO)接口,允许通过寄存器对串行链路进行管理和控制。正常操作时可不使用该接口,但部分额外功能需通过MDIO访问。

三、应用示例

(一)单通道SERDES应用

在单通道SERDES应用中,1000Base - X PCS层可启用或禁用,8B/10B编码器/解码器功能也可按需开启或关闭。关闭时,可接受和输出5或10位(DDR/SDR)数据;启用时,使用标准化的(R)GMII控制字符,接受和输出1位控制和8位数据。

(二)1000Base - X远程和本地环回应用

支持1000Base - X远程和本地环回应用,可在SERDES模式下配置串行侧环回,方便进行系统测试和验证。

四、电气规格

(一)绝对最大额定值

在使用TLK3131时,需要注意其绝对最大额定值,包括电源电压、输入电压、存储温度、静电放电等参数,以确保设备的安全运行。

(二)推荐工作条件

明确了各种电源电压、电流和功率消耗的推荐工作范围,为设备的稳定运行提供了参考。

(三)参考时钟要求

对参考时钟的频率、精度、占空比和抖动等方面都有严格要求,以保证设备的性能。

五、频率范围支持

文档中详细列出了不同应用模式下REFCLK输入频率与抖动清除器PLL乘数值的关系,为设计人员选择合适的时钟配置提供了依据。在选择时,应尽量选择SERDES REFCLK最高且SERDES PLL乘数最低的设置,以获得最佳的串行性能。

六、设计要点与注意事项

(一)设备复位与配置

在不同的应用模式下,如千兆以太网模式(RGMII),需要按照特定的步骤进行设备复位和配置,包括电源关闭顺序、时钟配置、模式控制、RX均衡设置、TX DLL偏移设置等,以确保设备正常工作。

(二)测试模式

TLK3131提供了多种测试模式,如抖动测试模式、PRBS测试模式等。在进行测试时,需要按照相应的测试流程进行操作,包括设备引脚设置、复位设备、选择参考时钟输入、启用测试模式、清除计数器等步骤,以验证设备的性能和稳定性。

(三)外部环路滤波器

当启用抖动清除器PLL时,需要使用特定的外部环路滤波器,以保证设备的性能和稳定性。

TLK3131单通道多速率收发器以其丰富的特性、灵活的配置和广泛的应用场景,为高速数据传输领域提供了一个优秀的解决方案。在实际设计中,工程师们需要根据具体的应用需求,合理选择时钟配置、接口模式和测试方法,以充分发挥该设备的性能优势。你在使用TLK3131的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分