电子说
在电子设计领域,电源管理芯片的性能和功能直接影响着整个系统的稳定性和效率。ADPL74101作为一款高性能的同步降压控制器,为工程师们提供了强大而灵活的解决方案。今天,我们就来深入了解一下这款芯片的特点、工作原理以及应用设计。
文件下载:ADPL74101.pdf
ADPL74101具有4V至100V的宽输入电压范围,输出电压范围为0.8V至60V,这使得它能够适应各种不同的电源环境和负载需求。无论是工业电源系统、军事航空电子设备还是医疗系统、电信电源系统等,都能找到它的用武之地。
芯片内部集成了自举开关,用于高端栅极驱动器级,避免了使用外部二极管,简化了电路设计,同时也降低了成本和电路板空间。
可精确调节的驱动器电压范围为4V至5.5V,非常适合驱动逻辑电平MOSFET。同时,具备欠压锁定(UVLO)保护功能,确保芯片在输入电压过低时能够安全可靠地工作。
提供连续模式、脉冲跳跃模式和突发模式三种轻载操作模式,用户可以根据实际应用需求进行选择,以实现最佳的效率和性能平衡。
通过VPRG引脚可以对输出电压进行编程,支持5V或12V的固定输出模式,也可以通过外部反馈电阻实现可调输出。同时,工作频率可以在100kHz至1MHz之间进行编程,并且支持频率同步和扩频调制,有助于降低电磁干扰(EMI)。
在48V输入至5V输出的情况下,静态电流仅为5μA,有助于延长电池供电系统的运行时间。
ADPL74101采用恒定频率、峰值电流模式架构。在正常工作时,外部顶部FET在时钟信号设置SR锁存器时导通,电感电流增加;当主电流比较器ICMP重置SR锁存器时,主开关关闭。顶部FET关闭后,底部FET导通,电感电流减小,直到电感电流开始反向或下一个时钟周期开始。
INTVCC引脚为顶部和底部FET驱动器以及大部分内部电路提供电源,其电源由DRVCC引脚提供,DRVCC必须连接到INTVCC。芯片提供了VIN和EXTVCC两个LDO线性稳压器,可根据EXTVCC引脚的电压和DRVSET、DRVUV引脚的连接情况,将INTVCC电压调节在4V至5.5V之间。
顶部FET驱动器由浮动自举电容(CB)偏置,当底部FET导通时,CB通过BOOST和DRVCC之间的内部开关充电。当输入电压接近输出电压时,芯片会进入降压模式,通过控制顶部和底部FET的导通时间来确保CB的充电。
芯片提供死区时间控制,确保底部FET关闭后顶部FET才导通,反之亦然,死区时间固定为20ns,有助于减少开关损耗和提高效率。
通过RUN引脚可以控制芯片的启动和关机。当RUN引脚电压低于1.08V时,主控制回路关闭;低于0.7V时,控制器和大部分内部电路禁用,静态电流仅为1μA。TRACK/SS引脚用于控制输出电压的启动过程,可以实现软启动或跟踪其他电源的功能。
根据MODE引脚的设置,芯片可以在轻载时进入突发模式、脉冲跳跃模式或强制连续模式。突发模式在轻载时具有最高的效率,但不能与外部时钟同步;强制连续模式输出电压纹波较低,对音频电路的干扰较小;脉冲跳跃模式则在轻载效率、输出纹波和EMI之间取得了较好的平衡。
通过FREQ引脚可以选择自由运行的开关频率,范围为100kHz至1MHz。同时,通过将PLLIN/SPREAD引脚连接到INTVCC,可以启用扩频模式,降低电磁干扰。芯片还支持通过PLL将内部振荡器与外部时钟源同步。
当输出电压超过设定值的10%时,顶部FET关闭,电感电流不能反向。当输出电压下降到标称值的70%以下时,折返电流限制功能启动,降低峰值电流限制,以保护芯片和负载。
PGOOD引脚是一个开漏逻辑输出,当VFB电压不在0.8V参考值的±10%范围内时,PGOOD引脚被拉低,指示电源状态异常。
电感值的选择与工作频率密切相关。较高的工作频率可以使用较小的电感和电容值,但会增加FET的开关和栅极电荷损耗,降低效率。一般来说,合理的电感纹波电流可以设置为最大平均电感电流的30%。同时,要考虑电感的类型,如铁氧体或钼坡莫合金磁芯,以减少磁芯损耗。
ADPL74101可以采用电感直流电阻(DCR)感测或低值电阻感测。DCR感测可以节省成本和提高效率,特别是在高电流应用中;而电流感测电阻则能提供更精确的电流限制。
选择工作频率需要在效率和元件尺寸之间进行权衡。较高的频率可以使用较小的电感和电容,但会增加开关损耗;较低的频率则可以提高效率,但需要更大的电感值和输出电容。
根据应用需求选择合适的轻载操作模式。如果对效率要求较高,可以选择突发模式;如果对输出电压纹波和音频干扰要求较低,可以选择强制连续模式;如果需要在两者之间取得平衡,可以选择脉冲跳跃模式。
选择两个外部N沟道功率FET,要考虑其导通电阻、米勒电容、输入电压和最大输出电流等因素。在连续模式下,根据输入和输出电压计算顶部和底部FET的占空比,并计算其功率损耗。
输入电容的选择要基于输入网络的最坏情况均方根电流,输出电容的选择要考虑其等效串联电阻(ESR),以满足输出纹波的要求。
通过外部反馈电阻分压器可以设置输出电压,要注意将电阻靠近VFB引脚,以减少噪声干扰。
RUN引脚用于控制芯片的启动和关机,同时可以通过电阻分压器设置输入欠压锁定,确保电源在用户可调的电压水平以上工作。
通过TRACK/SS引脚可以实现软启动功能,也可以让输出电压跟踪其他电源的启动过程。
INTVCC由VIN和EXTVCC的LDO线性稳压器供电,通过DRVSET和DRVUV引脚可以设置INTVCC的电压和欠压锁定、EXTVCC切换阈值。
外部自举电容(CB)为顶部FET驱动器提供栅极驱动电压,其值应至少为顶部FET总输入电容的100倍。
要确保最小导通时间满足要求,否则芯片会开始跳周期,导致输出电压纹波和电流增加。
芯片具备电流限制和折返、过压保护、过温保护等功能,在设计时要考虑这些故障条件的处理,以确保系统的可靠性。
通过PLLIN/SPREAD引脚可以将内部振荡器与外部时钟源同步,提高系统的稳定性和抗干扰能力。
分析开关调节器的效率,主要考虑IC VIN电流、INTVCC调节器电流、I²R损耗和顶部FET过渡损耗等因素。通过合理选择元件和优化电路设计,可以提高系统的效率。
通过检查负载电流瞬态响应来评估调节器的环路响应,确保系统在负载变化时能够快速稳定地恢复到稳态。
以一个输入电压为12V至22V、输出电压为3.3V、输出电流为20A、开关频率为1MHz的应用为例,设计步骤如下:
将BG和TG引脚的走线尽可能靠近FET的栅极,以确保死区时间控制的准确性。
IC的GND引脚和CINTVCC的GND返回端要连接到COUT的负端,输入和输出电容要靠近放置,以减少回路电感。
将VFB引脚的电阻分压器靠近COUT的正端和信号GND,SENSE−和SENSE+引脚的走线要靠近,远离高频开关节点。
将INTVCC去耦电容靠近IC放置,在DRV和GND引脚之间放置一个1μF的陶瓷电容,以提高噪声性能。
将开关节点(SW)、顶部栅极节点(TG)和升压节点(BOOST)远离敏感小信号节点,减少干扰。
采用改进的星形接地技术,在PCB同一侧设置一个低阻抗、大面积的中央接地点。
ADPL74101是一款功能强大、性能优越的同步降压控制器,具有宽输入输出电压范围、多种轻载操作模式、可编程频率和扩频调制等特点,适用于各种不同的应用场景。在设计应用电路时,需要综合考虑电感选择、电流感测、工作频率、轻载操作模式等多个因素,并注意PCB布局的要点,以确保系统的稳定性和效率。希望本文对电子工程师们在使用ADPL74101进行设计时有所帮助。你在使用这款芯片的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !