电子说
在电子工程师的日常设计工作中,时钟信号的处理至关重要,它直接影响着整个系统的性能和稳定性。今天,我们就来深入探讨一款高性能的时钟扇出缓冲器——ADCLK846,看看它在低抖动和低功耗方面有着怎样出色的表现。
文件下载:ADCLK846.pdf
ADCLK846 是一款专为低抖动和低功耗操作而优化的 1.2 GHz/250 MHz、LVDS/CMOS 时钟扇出缓冲器。它具有多种可配置的输出选项,从 6 路 LVDS 输出到 12 路 CMOS 输出,还支持 LVDS 和 CMOS 输出的组合,为不同的应用场景提供了极大的灵活性。该器件采用 24 引脚 LFCSP 封装,工作温度范围为 -40°C 至 +85°C,适用于各种工业环境。
可选择 LVDS 或 CMOS 输出,最多支持 6 路 LVDS(最高 1.2 GHz)或 12 路 CMOS(最高 250 MHz)输出,满足不同系统对时钟信号类型和数量的需求。
每通道功耗小于 16 mW(100 MHz 工作时),有效降低了系统的整体功耗,延长了设备的续航时间,尤其适用于对功耗敏感的应用场景。
集成抖动低至 54 fs(12 kHz 至 20 MHz),宽带抖动仅为 100 fs,确保了时钟信号的高精度和稳定性,减少了信号传输中的误差和干扰。
LVDS 输出的传播延迟仅为 2.0 ns,上升/下降时间为 135 ps,输出间的偏斜为 65 ps,能够快速准确地响应时钟信号的变化,提高系统的实时性能。
支持睡眠模式,通过引脚可编程控制,可在不需要时钟信号时将设备置于低功耗状态,进一步节省能源。
采用 1.8 V 电源供电,简化了电源设计,降低了系统成本。
ADCLK846 的差分输入内部自偏置,通过电阻分压器设置输入的共模电平。互补输入比真实输入低约 30 mV,以避免输入信号停止时产生振荡。输入可以采用交流耦合或直流耦合方式,支持多种逻辑电平,如 LVPECL、LVDS、HSTL、CML 和 CMOS,具体的输入逻辑兼容性可参考相关表格。
当需要交流耦合时,ADCLK846 提供两种选择。一种是无需外部元件(除了隔直电容),直接将参考信号耦合到时钟输入引脚;另一种是使用 VREF 引脚设置直流偏置电平,通过电阻将 VREF 引脚连接到 CLK 和 CLK,这种方法可以实现更低阻抗的信号端接。
每个输出通道可以是差分 LVDS 输出或两个同相的单端 CMOS 输出。当 LVDS 驱动器启用时,对应的 CMOS 驱动器处于三态;当 CMOS 驱动器启用时,对应的 LVDS 驱动器断电并处于三态。
ADCLK846 需要 1.8 V ± 5% 的电源供应,建议在 PCB 上对电源进行充分的电容旁路(>10 μF),并在所有电源引脚附近使用 0.1 μF 的电容进行旁路。器件封装上的暴露金属焊盘不仅是电气连接,还具有散热功能,必须正确连接到地,以确保良好的热传导。
高速模数转换器(ADC)对采样时钟的质量非常敏感,时钟的噪声、失真和抖动会影响 ADC 的输出信号。ADCLK846 的 LVDS 输出提供差分时钟输出,能够有效减少 PCB 上的噪声干扰,提高转换器的 SNR 性能。在选择时钟/转换器解决方案时,需要考虑 ADC 的输入要求,如差分或单端、逻辑电平、端接方式等。
ADCLK846 的 LVDS 输出采用电流模式输出级,标称电流为 3.5 mA,在 100 Ω 电阻上可产生 350 mV 的输出摆幅,符合 ANSI/TIA/EIA - 644 规范。推荐的 LVDS 输出端接电路可参考相关文档,若需要交流耦合,可在 100 Ω 端接电阻前后放置去耦电容。
ADCLK846 的输出驱动器也可配置为 CMOS 驱动器,输出为 1.8 V CMOS 兼容。在使用单端 CMOS 时钟时,建议采用点对点连接,每个驱动器只连接一个接收器,以简化端接方案并减少输出线上的振铃。通常需要在源端进行串联端接,电阻值根据电路板设计和时序要求而定,一般为 10 Ω 至 100 Ω。同时,CMOS 输出对电容负载和走线长度有一定限制,建议走线长度小于 3 英寸,以保证信号的上升/下降时间和完整性。
对于单端操作,应将未使用的输入旁路到地。不同的输入逻辑电平有不同的端接方式,可参考相关的典型配置图,如使用 VREF 引脚可实现低阻抗端接并消除 30 mV 的输入偏移。
ADCLK846 作为一款高性能的时钟扇出缓冲器,在低抖动、低功耗、输出灵活性等方面表现出色,适用于多种应用场景,如无线通信、有线通信、医疗和工业成像、ATE 和高性能仪器等。电子工程师在设计时钟分配和信号恢复电路时,可以考虑选择 ADCLK846,以提高系统的性能和稳定性。你在实际设计中是否使用过类似的时钟扇出缓冲器?遇到过哪些问题?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !