电子说
在电子设计领域,时钟分配芯片对于确保系统的稳定性和高性能起着至关重要的作用。今天,我们将深入探讨 Analog Devices 公司的 AD9513 时钟分配芯片,它以其低抖动、低相位噪声等特性,成为众多高性能应用的理想选择。
文件下载:AD9513.pdf
AD9513 是一款具有三个输出的时钟分配芯片,设计上着重强调低抖动和低相位噪声,以最大化数据转换器的性能。它具备 1.6 GHz 的差分时钟输入,三个 800 MHz/250 MHz 的 LVDS/CMOS 时钟输出,且输出抖动仅为 300 fs rms,时间延迟可达 11.6 ns。此外,该芯片通过 4 级逻辑引脚进行配置,采用 32 引脚的 LFCSP 封装,节省空间。
AD9513 的时钟输入频率范围为 0 - 1.6 GHz,输入灵敏度为 150 mVp-p,输入共模电压为 1.5 - 1.7 V。需要注意的是,为满足抖动、相位噪声和传播延迟的规格要求,时钟输入的压摆率需达到 1 V/ns 或更高。
包括 LVDS 输出的上升时间、下降时间,以及不同分频比下的传播延迟等。同时,还给出了不同输出之间的偏移和延迟调整的相关参数,这些参数对于确保系统的时序一致性至关重要。
从数据手册中可以看到,AD9513 在不同的输入频率、输出频率和分频比下,都有着出色的相位噪声和抖动性能。例如,在某些情况下,其相位噪声在 10 Hz 偏移时可达 -100 dBc/Hz 左右,抖动在 300 fs rms 左右。
CLK 和 CLKB 为差分时钟输入引脚,工作频率可达 1600 MHz。输入采用全差分和自偏置方式,信号需通过电容进行交流耦合。若使用单端输入,需将另一端旁路到交流地。
AD9513 的具体操作由设置引脚(S10 - S0)上的逻辑电平决定。这些引脚使用四态逻辑,逻辑电平包括 (V{s})、GND、⅓ (V{s}) 和 ⅔ (V_{s})。通过不同的引脚电平组合,可以设置输出的逻辑配置、分频比、相位偏移和延迟等参数。
OUT2 输出包含一个模拟延迟块,可设置 1.8 ns、6.0 ns 或 11.6 ns 的满量程延迟,每个满量程延迟还可通过 16 级精细调整。不过,延迟模块会增加输出的抖动,因此主要用于为数字芯片提供时钟,而非数据转换器的采样时钟。
AD9513 需使用 3.3 V ± 5% 的电源 (V_{s}),在 PCB 设计中,应遵循良好的工程实践,对电源和地进行合理布局,并使用足够的电容进行旁路。
芯片的功耗与输出模式、分频比和输出频率等因素有关。在不同的工作条件下,功耗有所不同。通过合理配置芯片的功能,如关闭不需要的模块,可以实现一定的节能效果。
在 ADC 时钟应用中,采样时钟的质量对 ADC 的性能影响极大。AD9513 的 LVDS 输出提供差分时钟信号,可有效降低噪声,提高 ADC 的 SNR 性能。在选择时钟源时,需考虑 ADC 的输入要求,如差分或单端、逻辑电平、终端匹配等。
AD9513 的 LVDS 输出采用电流模式输出级,满足或超过 ANSI/TIA/EIA - 644 规范。推荐使用特定的终端电路来确保信号的完整性。
CMOS 时钟分配有一些通用的设计准则,如点对点网络设计、源端串联终端匹配和远端终端匹配等。由于单端 CMOS 时钟的局限性,在长距离传输高速信号时,建议使用差分输出。
设置引脚的连接和旁路电容的使用对于芯片的正常配置至关重要。在 PCB 设计中,应采用适当的 RF 技术,确保电源旁路和接地良好,以提高芯片的性能。
AD9513 作为一款高性能的时钟分配芯片,以其丰富的功能和出色的性能,为电子工程师在设计高性能系统时提供了一个强大的工具。通过深入了解其技术参数、功能模块和应用信息,工程师可以更好地利用该芯片,实现系统的优化设计。你在使用这类时钟分配芯片时,遇到过哪些挑战呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !