AD9522-0:高性能时钟发生器的深度剖析

电子说

1.4w人已加入

描述

AD9522-0:高性能时钟发生器的深度剖析

引言

在电子设计领域,时钟发生器对于确保系统的稳定性和性能起着至关重要的作用。AD9522-0作为一款12 LVDS/24 CMOS输出时钟发生器,集成了2.8 GHz VCO,以其低相位噪声、灵活的配置和丰富的功能,在众多应用场景中展现出卓越的性能。本文将深入探讨AD9522-0的特性、工作原理、应用以及相关设计要点。

文件下载:AD9522-0.pdf

AD9522-0的特性亮点

低相位噪声与PLL性能

AD9522-0具备低相位噪声的PLL,其片上VCO的频率范围为2.53 GHz至2.95 GHz,能够满足高频应用的需求。同时,它还支持外部3.3 V/5 V VCO/VCXO至2.4 GHz,为设计提供了更多的灵活性。此外,它具有1个差分或2个单端参考输入,可接受CMOS、LVPECL或LVDS参考信号,频率高达250 MHz,还能接受16.62 MHz至33.3 MHz的晶体作为参考输入,并且具备可选的参考时钟倍频器和参考监测功能。

输出特性

该芯片拥有12个800 MHz LVDS输出,分为4组,每组3个输出具有1至32的分频器和相位延迟功能。其附加输出抖动低至242 fs rms,通道间偏移小于60 ps。每个LVDS输出还可配置为2个CMOS输出(适用于 (f_{OUT } ≤250 MHz) ),能够满足不同的应用需求。

其他特性

AD9522-0支持参考自动和手动切换/保持模式,切换时无毛刺,还能自动从保持模式恢复。它具有数字或模拟锁定检测功能,可选择零延迟操作,所有输出在上电时可自动同步,也可根据需要进行手动同步。此外,它还具备SPI和 (I^{2} C) 兼容的串行控制端口,以及非易失性EEPROM用于存储配置设置。

工作原理与配置模式

锁相环(PLL)

AD9522-0的PLL由相位频率检测器(PFD)、电荷泵(CP)、VCO和分频器等部分组成。PFD比较参考信号和VCO输出信号的相位和频率差,输出相应的脉冲信号。CP根据PFD的输出控制电流的充放电,以调整VCO的频率。VCO的输出经过分频器后与参考信号进行比较,形成闭环控制。通过配置R分频器、N分频器、PFD极性、反冲脉冲宽度、电荷泵电流等参数,可以灵活调整PLL的性能。

配置模式

  • 内部VCO和时钟分配模式(Mode 0):使用内部VCO和PLL时,通常需要使用VCO分频器来确保通道分频器的输入频率不超过其指定的最大频率。在这种模式下,需要对PLL寄存器进行适当的设置,包括选择和启用参考输入、设置R、N(P、A、B)、PFD极性和ICP等参数,并进行VCO校准以确保最佳性能。
  • 时钟分配或外部VCO < 1600 MHz模式(Mode 1):当外部时钟源或外部VCO/VCXO的频率小于1600 MHz时,可以绕过VCO分频器。在这种模式下,PLL可以异步断电,CLK作为源信号直接输入到通道分频器。
  • 高频时钟分配 - CLK或外部 (VCO > 1600 MHz) 模式(Mode 2):该模式下,PLL上电默认配置为断电状态,CLK/CLK输入通过VCO分频器连接到分配部分。此模式允许外部输入频率高达2400 MHz,但需要将输入频率分频后再输入到通道分频器。

时钟分配

AD9522-0的时钟分配部分由四个时钟通道组成,每个通道有自己的可编程分频器,可将输入时钟频率进行1至32的分频。VCO分频器可将VCO输出或外部CLK输入进行1、2、3、4、5或6分频后再输入到通道分频器。通道分频器还支持选择不同的占空比和相位偏移,并且具备占空比校正功能。

应用领域与设计要点

应用领域

AD9522-0适用于低抖动、低相位噪声的时钟分配,以及SONET、10Ge、10G FC等10 Gbps协议的时钟生成和转换。它还可用于前向纠错(G.710)、为高速ADC、DAC、DDS、DDC、DUC、MxFEs等提供时钟,以及高性能无线收发器、ATE和高性能仪器等领域。

设计要点

  • 频率规划:在选择PLL设置时,需要考虑参考(R)分频器、反馈(N)分频器、VCO分频器和通道分频器的配置。当需要实现较大的频率分频比时,可以通过VCO分频器或通道分频器进行部分分频,以提高相位检测器频率和选择环路带宽的灵活性。一般来说,较低的VCO频率通常会带来更好的抖动性能,但较高的VCO频率可以提供更多的频率规划灵活性。
  • ADC时钟应用:在为ADC提供时钟时,需要特别注意时钟的质量。ADC对采样时钟的噪声、失真和时间抖动非常敏感,时钟的完整性要求与模拟输入频率和分辨率相关。可以使用AD9522-0的LVDS差分输出,利用其固有的共模抑制特性,在嘈杂的PCB环境中提供低抖动的时钟,以提高ADC的SNR性能。
  • 时钟分配:在进行LVDS时钟分配时,需要使用推荐的端接电路,如在差分对上跨接100 Ω电阻。如果需要交流耦合,可以在100 Ω端接电阻之前或之后放置去耦电容。在进行CMOS时钟分配时,建议采用点对点连接,每个驱动器只连接一个接收器,并使用源端串联端接或远端端接来匹配传输线阻抗和减少信号反射。

总结

AD9522-0作为一款高性能的时钟发生器,凭借其丰富的功能和出色的性能,为电子工程师在时钟设计方面提供了强大的工具。通过深入了解其特性、工作原理和应用要点,工程师可以更好地利用该芯片,设计出满足各种需求的高性能系统。在实际应用中,还需要根据具体的设计要求和应用场景,合理配置芯片的参数,以实现最佳的性能表现。你在使用AD9522-0的过程中遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分