AD9577 时钟发生器:高性能与灵活性的完美结合

电子说

1.4w人已加入

描述

AD9577 时钟发生器:高性能与灵活性的完美结合

在电子设计领域,时钟发生器是确保系统稳定运行的关键组件。今天,我们将深入探讨 Analog Devices 的 AD9577 时钟发生器,它以其卓越的性能和丰富的功能,为数据通信等应用提供了理想的时钟解决方案。

文件下载:AD9577.pdf

一、AD9577 概述

AD9577 是一款高度集成的时钟发生器,具备双 PLL/VCO 核心,包括一个整数 - N PLL 和一个分数 - N PLL。它能够提供连续的频率覆盖,从 11.2 MHz 到 200 MHz,并且在 200 MHz 到 637.5 MHz 的大部分频率范围内也能正常工作。其低相位抖动和低相位噪声的特性,使其非常适合对时钟精度要求极高的应用场景。

二、关键特性剖析

1. 双 PLL 架构

AD9577 的双 PLL 设计为系统提供了强大的时钟生成能力。PLL1 是整数 - N PLL,PLL2 则是分数 - N PLL,可选择以整数 - N 模式运行以实现最佳抖动性能。这种架构使得 AD9577 能够满足不同应用对时钟频率的多样化需求。

2. 低相位抖动

PLL1 的相位抖动(12 kHz 到 20 MHz)典型值为 460 fs rms,PLL2 在整数 - N 模式下的相位抖动典型值为 470 fs rms,分数 - N 模式下为 660 fs rms。低相位抖动确保了时钟信号的稳定性和准确性,减少了数据传输中的误差。

3. 宽频率覆盖

能够覆盖从 11.2 MHz 到 637.5 MHz 的广泛频率范围,满足了多种应用的需求,如以太网、光纤通道、SONET、SDH 等。

4. 输出配置灵活

支持多达 4 个 LVDS/LVPECL 或 8 个 LVCMOS 输出时钟,以及一个 CMOS 缓冲参考时钟输出。用户可以根据实际需求灵活配置输出格式,提高了设计的灵活性。

5. 扩频功能

支持 - 0.5% 的下扩频,通过扩展时钟信号的能量分布,降低了时钟源和相关电路的峰值功率输出,从而减少了电磁干扰(EMI)辐射。

6. 频率裕量功能

通过 MARGIN 引脚,AD9577 可以生成第二个独立的频率映射,用于测试系统的频率鲁棒性。

三、技术细节解读

1. 参考输入与分频器

参考输入可以选择晶体振荡器输出或参考输入时钟。当选择晶体振荡器时,需要一个 19.44 MHz 到 27 MHz 的外部晶体,总负载电容为 14 pF。参考分频器可以将参考输入频率分频 1 或 2,以确保输入到 PLL 的频率在 19.44 MHz 到 27 MHz 范围内。

2. 输出通道分频器

每个 VCO 和芯片输出之间有两个分频级:VCO 分频器(分频比为 2 到 6)和输出分频器(分频比为 1 到 32)。这种级联分频器允许最小输出通道分频比为 2,最大为 192,使得 AD9577 能够在广泛的频率范围内进行编程。

3. 输出配置

每个输出端口可以独立配置为差分 LVPECL、差分 LVDS 或两个单端 LVCMOS 时钟输出。LVDS 输出采用电流模式输出级,LVPECL 输出需要适当的终端电阻来确保信号质量。

4. PLL 设计

  • PLL1 整数 - N PLL:通过设置反馈分频器值(Na),VCO 输出频率可以在 2.15 GHz 到 2.55 GHz 范围内调整为 PFD 输入频率的整数倍。
  • PLL2 分数 - N PLL:通过设置反馈分频器值(Nb)、Σ - Δ 调制器分数(FRAC)和模数(MOD),VCO 输出频率可以调整为 PFD 输入频率的分数倍。

5. 扩频时钟生成(SSCG)

通过 SSCG 引脚,PLL2 可以进入扩频模式,输出频率以三角波轮廓进行调制。通过控制反馈分频器的分频比,实现频率调制,从而降低时钟信号的峰值功率。

四、应用案例分析

AD9577 适用于多种数据通信应用,如以太网、光纤通道、SONET、SDH 等。以下是一个典型的应用示例: 在一个以太网系统中,AD9577 可以为系统提供稳定的时钟信号。通过合理配置 PLL1 和 PLL2 的参数,可以生成满足以太网不同速率要求的时钟频率。例如,设置 PLL1 的输出频率为 156.25 MHz,PLL2 的输出频率为 100 MHz,以满足以太网设备的时钟需求。

五、设计建议

1. 优化 PLL 性能

  • 选择较低的 VCO 频率,因为 VCO 相位噪声在较低频率下通常更好。
  • 确保两个 VCO 频率相差至少 2 MHz,以避免抖动性能下降。
  • 在 PLL2 以分数 - N 模式运行时,避免使用分母具有 2、3 或 6 因子的分数,以及避免低和高分数,以减少分数杂散和整数边界杂散。

2. 电源和接地考虑

  • 每个电源引脚应具有独立的去耦和连接到电源平面,以确保电源的稳定性。
  • 将设备的暴露焊盘通过至少九个过孔直接连接到接地平面,以提高接地性能。
  • 注意输出走线与参考或晶体输入电路的隔离,避免耦合干扰。

六、总结

AD9577 时钟发生器以其高性能、灵活性和丰富的功能,为电子工程师提供了一个强大的时钟解决方案。无论是在数据通信、数字视频还是其他对时钟精度要求较高的应用中,AD9577 都能够满足需求。通过合理的设计和优化,我们可以充分发挥 AD9577 的优势,实现系统的稳定运行。

你在使用 AD9577 过程中遇到过哪些问题?或者你对时钟发生器的设计有什么独特的见解?欢迎在评论区分享你的经验和想法。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分