ADCLK948:高性能时钟扇出缓冲器的全面解析

电子说

1.4w人已加入

描述

ADCLK948:高性能时钟扇出缓冲器的全面解析

在高速电路设计领域,时钟信号的精确分配和低抖动特性至关重要。ADCLK948作为一款由Analog Devices公司推出的时钟扇出缓冲器,凭借其卓越的性能和丰富的功能,成为众多工程师的首选。本文将对ADCLK948进行详细的剖析,为电子工程师们在设计过程中提供全面的参考。

文件下载:ADCLK948.pdf

一、ADCLK948概述

ADCLK948采用了Analog Devices专有的XFCB3硅锗(SiGe)双极工艺制造,是一款超快速时钟扇出缓冲器,专为低抖动的高速应用而设计。它具有两个可选择的差分输入,能够通过IN_SEL控制引脚进行切换,并且输入配备了中心抽头的100Ω片上终端电阻,可接受多种类型的输入信号,包括直流耦合的LVPECL、CML、3.3V CMOS(单端)以及交流耦合的1.8V CMOS、LVDS和LVPECL输入。同时,该器件拥有八个全摆幅发射极耦合逻辑(ECL)输出驱动器,适用于LVPECL和ECL两种工作模式。

二、关键特性与应用场景

(一)关键特性

  1. 输入灵活性:具备两个可选择的差分输入,为设计提供了更多的灵活性。
  2. 高频性能:高达4.8 GHz的工作频率,满足高速应用的需求。
  3. 低抖动特性:75 fs rms的宽带随机抖动,确保时钟信号的稳定性。
  4. 片上输入终端:集成了片上输入终端电阻,简化了电路设计。
  5. 电源兼容性:采用3.3 V电源供电,与常见的电源系统兼容。

(二)应用场景

  1. 低抖动时钟分配:在高速数字系统中,为多个器件提供稳定的时钟信号。
  2. 时钟和数据信号恢复:对受损的时钟和数据信号进行恢复和整形。
  3. 电平转换:实现不同电平标准之间的转换。
  4. 通信领域:广泛应用于无线和有线通信系统中。
  5. 医疗和工业成像:为成像设备提供精确的时钟信号。
  6. ATE和高性能仪器:满足测试和测量设备对时钟信号的高要求。

三、电气特性分析

(一)时钟输入和输出特性

ADCLK948的时钟输入和输出具有一系列重要的电气特性。输入方面,其输入共模电压范围为VEE + 1.5 V至VCC - 0.1 V,输入差分范围为0.4 Vp-p,输入电容为50 pF,输入电阻在单端模式下为100 Ω,差分模式下为50 Ω。输出方面,输出电压高电平为VCC - 1.26 V,输出电压低电平为VCC - 1.99 V,单端输出电压为610 mV,参考电压输出为(VCC + 1)/2,输出电阻为235 Ω。

(二)时序特性

在时序特性方面,ADCLK948表现出色。其最大输出频率可达4.8 GHz,输出上升时间和下降时间在40 - 90 ps之间,传播延迟为175 - 245 ps,温度系数为50 fs/°C,输出到输出的偏斜为9 - 25 ps,器件间的偏斜为45 ps。此外,该器件的集成随机抖动为28 fs rms,宽带随机抖动为75 fs rms,串扰引起的抖动为90 fs rms。

(三)输入选择控制引脚特性

IN_SEL引脚用于选择输入信号,逻辑1电压范围为VCC - 0.4 V至VCC,逻辑0电压范围为VEE至1 V,逻辑1电流最大为100 μA,逻辑0电流最大为0.6 mA,电容为2 pF。

(四)电源特性

电源方面,ADCLK948的电源电压要求为2.97 - 3.63 V,负电源电流典型值为96 mA,正电源电流典型值为288 mA,电源抑制比PSRvcc小于3 ps/V,输出摆幅电源抑制比PSRwcc为28 dB。

四、绝对最大额定值与热性能

(一)绝对最大额定值

为了确保ADCLK948的安全使用,需要了解其绝对最大额定值。电源电压VCC - VEE最大为6 V,输入电压范围为VEE - 0.5 V至VCC + 0.5 V,输入电流最大为±40 mA,输入引脚间的电压差最大为±1.8 V,输入终端与时钟引脚间的电压差最大为±2 V,输出引脚的最大电压为VCC + 0.5 V,最大输出电流为35 mA,电压参考范围为VCC至VEE,工作温度范围为 - 40°C至 + 85°C,存储温度范围为 - 65°C至 + 150°C。

(二)热性能

在热性能方面,可通过公式(T{J}=T{CASE }+(Psi{JT} × P{D}))来确定结温,其中(T{J})为结温,(T{CASE })为外壳温度,(Psi{JT})可从表中获取,(P{D})为功耗。此外,还提供了不同空气流动条件下的热阻参数,如结到环境的热阻(theta{JA})、结到板的热阻(theta{JB})和结到外壳的热阻(theta_{JC})等,这些参数对于PCB设计和散热考虑非常重要。

五、引脚配置与功能描述

ADCLK948采用32引脚的LFCSP封装,其引脚配置和功能描述如下: Pin No. Mnemonic Description
1 CLKO 差分输入(正)0
2 CLKO 差分输入(负)0
3 VREFO 参考电压,用于偏置交流耦合的CLKO和CLKO输入
4 V0 中心抽头,CLKO和CLKO输入的100 Ω输入电阻的中心抽头
5 CLK1 差分输入(正)1
6 CLK1 差分输入(负)1
7 V-1 中心抽头,CLK1和CL1输入的100 Ω输入电阻的中心抽头
8 VREF1 参考电压,用于偏置交流耦合的CLK1和CLK1输入
9 NC 无连接
10, 15, 16, 25, 26, 31 Vcc 正电源引脚
11,12 Q7,Q7 差分LVPECL输出
13,14 Q6,Q6 差分LVPECL输出
17,18 Q5,Q5 差分LVPECL输出
19,20 Q4,Q4 差分LVPECL输出
21,22 Q3,Q3 差分LVPECL输出
23,24 Q2,Q2 差分LVPECL输出
27,28 Q1,Q1 差分LVPECL输出
29,30 Q0,Q0 差分LVPECL输出
32 IN_SEL 输入选择,逻辑0选择CLKO和CLKO输入,逻辑1选择CLK1和CLK1输入
EPAD 暴露焊盘,必须焊接到VEE电源平面

六、典型性能特性

(一)输出波形

在典型性能特性方面,通过一系列图表展示了ADCLK948的输出波形、差分输出电压与频率的关系、传播延迟与差分输入电压和温度的关系等。例如,在200 MHz和1000 MHz的时钟频率下,LVPECL输出波形清晰稳定,差分输出电压随着频率的增加而逐渐下降。

(二)传播延迟

传播延迟受差分输入电压、温度和直流共模电压等因素的影响。随着差分输入电压的增加,传播延迟逐渐减小;在不同温度下,传播延迟也会发生变化;直流共模电压的变化同样会对传播延迟产生影响。

(三)电源特性

电源电压对差分输出电压摆幅和电源电流有显著影响。随着电源电压的增加,差分输出电压摆幅增大,电源电流也相应增加。

(四)相位噪声和随机抖动

绝对相位噪声在不同频率偏移下表现良好,随机抖动与输入转换速率有关,输入转换速率低于4 V/ns时,输出抖动性能会下降。

七、功能描述与设计考虑

(一)时钟输入

ADCLK948接受来自两个输入之一的差分时钟输入,并将选定的时钟分配到所有八个LVPECL输出。为了确保良好的性能,输入信号的转换速率应不低于4 V/ns,对于过大的输入信号,应使用快速肖特基二极管进行钳位,输入信号的走线应采用低损耗电介质或具有良好高频特性的电缆。

(二)时钟输出

ADCLK948的LVPECL输出设计用于直接驱动800 mV到50 Ω的电缆或微带/带状线传输线,终端电阻参考VCC - 2 V。在高速信号布线时,应采用微带或带状线技术,以确保适当的过渡时间,防止输出振铃和脉冲宽度相关的传播延迟色散。

(三)时钟输入选择

通过IN_SEL引脚的逻辑电平可以选择不同的输入信号,逻辑0选择CLK0和CLK0输入,逻辑1选择CLK1和CLK1输入。

(四)PCB布局考虑

在PCB布局方面,应使用低阻抗的电源平面,为开关电流提供最低电感的返回路径。同时,要对输入和输出电源进行充分的旁路,选择合适的高频旁路电容,避免输入和输出传输线的不连续性,以提高抖动性能。此外,ADCLK948的暴露金属焊盘应正确连接到VEE电源平面,以实现电气连接和散热功能。

(五)输入终端选项

ADCLK948提供了多种输入终端选项,包括直流耦合的CML、LVPECL、3.3 V CMOS输入终端,以及交流耦合的LVDS和LVPECL输入终端等。不同的终端方式适用于不同的输入信号类型和应用场景。

八、总结

ADCLK948作为一款高性能的时钟扇出缓冲器,具有丰富的功能和卓越的性能。在设计过程中,工程师们需要充分了解其电气特性、引脚配置、性能特性和设计考虑因素,以确保在实际应用中能够发挥其最佳性能。同时,合理的PCB布局和输入输出终端设计对于提高系统的稳定性和可靠性至关重要。希望本文能够为电子工程师们在使用ADCLK948进行电路设计时提供有益的参考。你在实际设计中是否遇到过类似时钟缓冲器的应用问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分