电子说
在电子设计领域,数据采集系统(DAS)扮演着至关重要的角色,尤其是在需要高精度、高吞吐量和高动态范围的应用中。今天,我们就来深入探讨一款功能强大的DAS——AD4852。
文件下载:AD4852.pdf
AD4852是一款全缓冲、4通道同步采样、20位、250kSPS的数据采集系统,具备差分、宽共模范围输入的特性。它采用5V低压电源和灵活的输入缓冲电源,搭配精密低漂移的内部基准和基准缓冲器,使得每个通道的SoftSpan范围能够独立配置,以匹配应用信号的摆动,从而最大程度减少额外的外部信号调理。
AD4852的工作分为采集和转换两个阶段。在采集阶段,每个通道的采样保持电路中的采样电容连接到各自的模拟输入缓冲器,跟踪差分输入电压 ((V{INx+}-V{INx-}))。当CNV引脚出现上升沿时,所有采样保持电路从跟踪模式转换到保持模式,同时对所有通道的输入信号进行采样并启动转换。在转换阶段,每个通道的采样电容连接到一个20位的电荷再分配电容数模转换器(CDAC),通过逐次逼近算法将采样的输入电压与通道SoftSpan满量程范围的二进制加权分数进行比较,最终输出近似的数字代码。
AD4852将每个通道的满量程电压范围数字化为 (2^{20}) 个离散电平。每个通道的SoftSpan配置决定了其差分输入电压范围、LSB大小和转换结果的二进制格式。对于双极性SoftSpan范围,转换结果以二进制补码格式输出;对于单极性SoftSpan范围,则以直二进制格式输出。
每个通道可以独立配置为16种SoftSpan范围之一,默认范围为SoftSpan 15(±40V双极性输入跨度)。通过向相应的寄存器写入4位SoftSpan代码,即可配置通道的不同范围。
SHDR是一种专有技术,它能在每个采样上提供尽可能低的输入参考转换噪声。禁用SHDR时,每个通道的SoftSpan范围会自动定义一个固定的转换器模拟信号增益,应用于该通道的每个采样。启用SHDR后,转换器会根据每个采样的差分电压动态调整模拟信号增益,对于接近所选SoftSpan范围最大值的差分电压,增益与禁用SHDR时相同;对于幅值较低的采样,转换器会自动增加增益,从而降低这些采样的输入参考转换噪声,提高动态范围。
AD4852的每个通道能够在宽共模输入范围内同时采样其模拟输入引脚之间的电压差,高CMRR可衰减两个输入共有的不需要的信号。宽共模输入范围和高CMRR使得INx+和INx - 模拟输入能够以任意关系摆动,只要每个引脚保持在 ((V{EE}+3.2V)) 和 ((V{CC}-3.2V)) 之间。此外,缓冲器 (V{CC}) 和 (V{EE}) 电源的宽工作范围提供了进一步的输入共模灵活性,可根据具体应用需求调整绝对输入范围。
AD4852的缓冲输入级对采样过程具有高度的瞬态隔离能力。大多数阻抗小于10kΩ的传感器、信号调理放大器和滤波器网络可以直接驱动4pF的模拟输入电容。对于更高阻抗和慢稳定电路,可在模拟输入引脚和GND引脚之间添加一个680pF的电容,以保持AD4852的全直流精度。
在任何通道上,将模拟输入驱动到大于 (V{CC}) 电源的电流高达10mA时,不会影响其他通道的转换结果。但将模拟输入驱动到小于 (V{EE}) 电源可能会破坏其他通道的转换结果。在 ((V{CC}-V{EE})>44V) 的应用中,建议在每个INx+和INx - 引脚串联一个外部电阻(如100Ω到1000Ω),以限制故障条件下的闩锁电流。
AD4852的真正高阻抗模拟输入可以适应各种无源或有源信号调理滤波器。缓冲的DAS输入具有11MHz的模拟带宽,对外部滤波器没有特定的带宽要求,因此外部输入滤波器可以独立于DAS进行优化,以减少信号链噪声和干扰。常见的滤波器配置是简单的抗混叠和降噪RC滤波器,其极点位于采样频率的一半。
AD4852支持三种参考配置:内部带隙基准和基准缓冲器、外部基准和内部基准缓冲器、外部基准和外部基准缓冲器。大多数应用采用内部带隙基准和基准缓冲器,这是AD4852的默认配置。对于需要更好初始精度和/或更低基准温度漂移的应用,可以禁用内部带隙基准,用外部基准驱动REFIO引脚。在极少数情况下,也可以禁用内部带隙基准和内部基准缓冲器,用外部基准驱动REFBUF引脚。
AD4852需要五个电源:(V{CC}) 和 (V{EE})(正负模拟输入缓冲电源)、(V{DD})(5V核心电源)、(V{DDH})(或 (V{DDL}))(1.8V LDO或1.8V核心电源)、(V{IO})(数字输入和输出电源)。所有五个电源都有内部旁路电容,不需要额外的外部旁路。电源没有特定的排序要求,但需要注意遵守绝对最大额定值中描述的最大电压关系。
AD4852的采样和转换由CNV引脚控制。CNV引脚的上升沿将所有通道的采样保持电路从跟踪模式转换到保持模式,同时对所有通道的输入信号进行采样并启动转换。转换开始后,除非重置DAS,否则无法提前终止。为了获得最佳性能,应使用干净、低抖动的信号驱动CNV引脚,并避免在CNV引脚上升沿之前的数据输入和输出线上发生转换。转换器状态由BUSY输出指示,BUSY在每次转换开始时从低电平变为高电平,直到转换完成后再变为低电平。
AD4852的每个通道可以独立进入睡眠模式,以降低功耗。启用睡眠模式后,通道的输入缓冲器和ADC将进入低功耗待机状态,转换请求将被忽略。默认情况下,所有通道的睡眠模式均禁用。
AD4852可以在不循环电源的情况下执行全局复位,这在从需要将整个系统重置到已知同步状态的系统级事件中恢复时非常有用。可以通过在没有中间转换的情况下将PD引脚置高两次,或者使用设备配置寄存器中的PWR_MODE位(Bits[1:0])进入、退出并重新进入掉电模式来触发全局复位。
在CMOS转换数据输出模式下,串行CMOS转换数据输出总线由一个串行时钟输入(SCKI)、一个串行时钟输出(SCKO)和四个串行数据输出通道(SDO0到SDO3)组成。通信在预定义的数据事务窗口内进行,设备在窗口内输出用户可配置的数据包,包含转换或过采样结果、可选的通道配置和设备状态信息。数据包大小可在20位、24位和32位之间选择。
在LVDS转换数据输出模式下,信息通过正负极性信号对以差分编码的方式传输,这些信号通常使用具有100Ω特性阻抗的差分传输线进行路由。串行LVDS转换数据输出总线由差分串行时钟输入对(SCKI+和SCKI - )、差分串行时钟输出对(SCKO+和SCKO - )和差分串行数据输出对(SDO+和SDO - )组成。通信同样在预定义的数据事务窗口内进行,数据包格式和大小与CMOS模式类似。
AD4852提供三种用户可选择的数据包大小:20位、24位和32位。数据包数据格式取决于数据包大小、过采样模式和测试模式配置。在非过采样模式下,通道数据包包含20位转换结果,状态数据包包含设备状态信息和16位CRC校验码。在过采样模式下,通道数据包包含20位或24位平均转换结果。在测试模式下,通道数据包由CHx_TESTPAT寄存器中的数据定义。
SPI寄存器配置总线允许数字主机对AD4852的内存映射寄存器进行读写操作。该总线独立于CMOS或LVDS转换数据输出总线。上电或全局复位后,SPI寄存器配置总线默认工作在3线模式,可通过设置SPI配置A寄存器中的CSDO_EN位为1来启用4线模式。SPI帧由CS下降沿开始,接着是16位的指令阶段和可变长度的数据阶段,最后以CS上升沿结束。
AD4852具有可编程的用户寄存器,用于配置设备和监测其状态。这些寄存器可以通过SPI寄存器配置总线进行访问。寄存器包括SPI配置寄存器、设备配置寄存器、通道配置寄存器等,每个寄存器都有特定的功能和位定义。
AD4852的高性能和灵活性使其适用于多种应用领域,包括自动测试设备、航空航天、仪器仪表和控制系统、半导体制造、测试和测量等。在这些应用中,AD4852能够提供高精度、高吞吐量的数据采集,满足复杂信号处理的需求。
AD4852作为一款功能强大的数据采集系统,具有高精度、高动态范围、灵活的输入配置、低功耗和丰富的数字处理功能等优点。其独特的SHDR技术和多种工作模式使其能够适应不同的应用场景,为电子工程师在设计高性能数据采集系统时提供了一个优秀的选择。在使用AD4852时,需要根据具体应用需求合理配置其参数和工作模式,以充分发挥其性能优势。同时,在PCB设计和电源管理等方面也需要注意相关的要求和建议,以确保系统的稳定性和可靠性。
你是否在实际项目中使用过类似的数据采集系统?在使用过程中遇到过哪些问题?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !