LTC6951:超低抖动多输出时钟合成器的卓越之选

电子说

1.4w人已加入

描述

LTC6951:超低抖动多输出时钟合成器的卓越之选

在电子设计领域,时钟合成器的性能对于系统的稳定性和精确性起着至关重要的作用。今天,我们就来深入了解一下 Linear Technology 公司推出的 LTC6951 超低抖动多输出时钟合成器,看看它是如何在众多同类产品中脱颖而出的。

文件下载:LTC6951.pdf

一、产品概述

LTC6951 是一款高性能、低噪声的锁相环(PLL),集成了一个完全集成的压控振荡器(VCO)。它具有超低的输出抖动,能为各种应用提供稳定、精确的时钟信号。该器件支持 EZSync™ 和 ParallelSync™ 多芯片同步技术,还能生成用于 JESD204B 子类 1 的 SYSREF 信号,适用于高性能数据转换器时钟、无线基础设施、测试和测量等领域。

二、关键特性

(一)低噪声与超低抖动

LTC6951 拥有出色的噪声性能,其整数 - N PLL 与集成 VCO 相结合,实现了极低的输出抖动。在 12kHz 至 20MHz 范围内,输出抖动仅为 90fs RMS;采用 ADC SNR 方法测量时,抖动为 115fs RMS。同时,在 250MHz 时,噪声底为 - 165dBc/Hz,为系统提供了干净、稳定的时钟信号。

(二)宽输出频率范围

该器件提供了广泛的输出频率范围,LTC6951 的输出频率范围为 1.95MHz 至 2.5GHz,LTC6951 - 1 则为 2.1MHz 至 2.7GHz,能够满足不同应用的需求。

(三)多芯片同步功能

通过 EZSync™ 和 ParallelSync™ 技术,LTC6951 可以实现多芯片同步,确保多个时钟源之间的精确同步。此外,它还能生成用于 JESD204B 子类 1 的 SYSREF 信号,为高速数据传输提供了可靠的时钟支持。

(四)多输出设计

LTC6951 提供五个独立的低噪声输出,其中四个为低噪声、低偏斜的 CML 逻辑输出,第五个为低噪声 LVDS 输出。所有输出都可以通过可编程延迟进行同步和精确的相位对齐,满足不同系统的时钟需求。

(五)软件设计工具支持

LTC6951 支持 LTC6951Wizard™ 软件设计工具,方便工程师进行快速设计和优化,提高开发效率。

(六)宽工作温度范围

该器件的工作结温范围为 - 40°C 至 105°C,能够适应各种恶劣的工作环境。

三、电气特性

(一)参考输入

参考输入频率范围为 1 至 425MHz,输入信号电平单端为 0.5 至 2.7VP - P,最小输入摆率为 20V/µs,输入占空比为 50%。当输入信号为 10MHz 至 425MHz 的正弦波时,检测到输入信号的最小幅度为 350mVP - P,未检测到信号时为 100mVP - P。

(二)VCO

LTC6951 的 VCO 频率范围为 4.0 至 5.0GHz,LTC6951 - 1 为 4.3 至 5.4GHz,调谐灵敏度为 2.5 至 3.7%Hz/V。

(三)相位/频率检测器和电荷泵

相位/频率检测器的输入频率为 100MHz,电荷泵的输出电流范围为 1.0 至 11.2mA,输出电流源/沉的精度和匹配度都很高,能够确保 PLL 的稳定运行。

(四)输出特性

CML 输出频率范围为 1.95 至 2500MHz(LTC6951)和 2.1 至 2700MHz(LTC6951 - 1),LVDS 输出频率范围为 1.95 至 800MHz(LTC6951)和 2.1 至 800MHz(LTC6951 - 1)。输出的高电压、低电压、差分电压等参数都有明确的规格,确保了输出信号的质量。

四、典型应用

(一)高速数据采集系统

在高速数据采集系统中,LTC6951 可以为 ADC 提供低抖动的时钟信号,确保数据采集的准确性和稳定性。例如,在使用 LTC2107 ADC 时,LTC6951 能够显著提高系统的 SNR 性能。

(二)无线通信基础设施

在无线通信基础设施中,LTC6951 的多芯片同步功能可以确保多个时钟源之间的精确同步,提高系统的整体性能。同时,其低噪声和宽频率范围也能满足无线通信系统对时钟信号的严格要求。

(三)测试和测量设备

在测试和测量设备中,LTC6951 的高精度时钟信号可以为测试提供准确的时间基准,确保测试结果的可靠性。

五、设计要点

(一)参考输入信号

为了实现 LTC6951 的最佳性能,需要提供高质量的参考输入信号。建议使用至少 6dBm 输入到 50Ω 的正弦波信号,或至少 0.5V P - P 且摆率至少为 20V/µs 的方波信号。同时,根据输入信号的类型和频率,合理设置 FILT 和 BST 位,以优化参考输入缓冲器的性能。

(二)环路滤波器设计

环路滤波器的设计对于 PLL 的稳定性和性能至关重要。可以使用 Linear Technology 的 LTC6951Wizard 应用程序来辅助设计和仿真,选择合适的环路带宽和滤波器组件,以实现最佳的相位噪声和杂散性能。

(三)同步设计

LTC6951 提供了多种同步方式,包括 EZSync 独立模式、EZSync 多芯片模式和 ParallelSync 多芯片同步模式。在设计时,需要根据具体应用需求选择合适的同步方式,并确保 SYNC 信号的正确使用。

(四)PCB 布局

在 PCB 布局时,需要注意参考信号的路由、电源旁路和接地设计,以减少噪声和干扰。避免参考信号与 VCO 调谐线或其他环路滤波器信号耦合,确保 LTC6951 的固有杂散性能。

六、总结

LTC6951 作为一款高性能的超低抖动多输出时钟合成器,具有出色的噪声性能、宽频率范围、多芯片同步功能等优点,适用于各种对时钟信号要求较高的应用场景。在设计过程中,工程师需要充分考虑参考输入信号、环路滤波器设计、同步设计和 PCB 布局等因素,以确保系统的稳定性和性能。希望通过本文的介绍,能帮助大家更好地了解和使用 LTC6951 时钟合成器。

大家在使用 LTC6951 过程中遇到过哪些问题呢?或者对于时钟合成器的设计有什么独特的见解,欢迎在评论区分享交流。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分