电子说
在音频处理领域,一款优秀的模数转换器(ADC)对于实现高质量的音频录制和处理至关重要。WM8782作为一款高性能、低成本的立体声音频ADC,在众多音频应用中发挥着重要作用。本文将对WM8782进行全面的剖析,涵盖其基本信息、特性、应用、引脚配置、电气特性等方面,希望能为电子工程师在音频设计中提供有价值的参考。
文件下载:WM8782SEDS/V.pdf
WM8782专为可记录媒体应用而设计,是一款24位、192kHz的立体声音频ADC。它具有立体声线路电平输入,通过两个控制输入引脚(FORMAT、IWL)可使音频接口在三种行业标准模式下工作。芯片前端集成了内部运算放大器,能够处理大于1V的模拟输入信号,同时还配备了高通滤波器,可去除残留的直流偏移。
支持主模式或从模式时钟方案,通过控制输入引脚M/S可选择从模式或主模式操作。主时钟频率支持128fs、192fs、256fs、384fs、512fs、768fs ,能适应不同的系统时钟需求。
支持16 - 24位的I2S、左对齐和右对齐三种音频数据接口模式,满足不同设备的接口要求。
模拟电源电压范围为2.7 - 5.5V,数字核心电源电压范围为2.7 - 3.6V,具有较强的电源适应性。
采用20引脚的SSOP或TSSOP封装,便于电路板的集成和布局。
WM8782的高性能使其在多个音频应用领域得到广泛使用,包括但不限于:
WM8782共有20个引脚,各引脚承担着不同的功能,如时钟输入、数据输出、电源供应、模式选择等。
在典型测试条件下,如 (DVDD =3.3V) , (AVDD =5.0V) , (T_{A}=+25^{circ} C) ,1kHz信号,A加权,fs = 48kHz, (MCLK = 256fs) ,24位音频数据,从模式下,对WM8782的各项电气特性进行了测试。
主时钟MCLK的脉冲宽度高和低分别为11ns,周期为28ns,占空比为40:60 - 60:40。
在主模式和从模式下,音频数据的输入时序有不同的要求,如LRCLK和DOUT的传播延迟等。
WM8782采用多位过采样Σ - Δ ADC,通过多位反馈和高过采样率减少抖动和高频噪声的影响。ADC满量程输入为1.0Vrms(AVDD = 5.0V时),内部运算放大器和合适的电阻可用于处理大于1Vrms的信号。
数字音频接口使用DOUT、LRCLK和BCLK三个引脚,支持三种音频数据格式(左对齐、右对齐和I2S)。在主模式下,WM8782生成BCLK和LRCLK,控制数据传输;在从模式下,响应接收到的时钟信号输出数据。
主时钟支持多种频率,与音频采样频率相关。在从模式下,WM8782能自动检测音频采样率;在主模式下,可通过FSAMPEN引脚控制过采样率。
为了保证WM8782的性能,需要合理选择外部组件,如去耦电容、电阻等。推荐的外部组件值包括10μF和0.1μF的电容、10kΩ和5kΩ的电阻等。
WM8782可以通过停止MCLK来进入掉电模式,掉电模式在65536/fs时钟后进入。上电时,会执行上电复位序列。
WM8782以其高性能、低成本、灵活的配置和丰富的功能,成为音频处理领域的理想选择。电子工程师在设计音频系统时,可以根据具体需求,合理利用WM8782的特性,实现高质量的音频录制和处理。你在使用WM8782过程中遇到过哪些问题呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !