AD4116:高性能24位Σ - Δ ADC的深度解析

电子说

1.4w人已加入

描述

AD4116:高性能24位Σ - Δ ADC的深度解析

在电子设计领域,模数转换器(ADC)是连接模拟世界和数字世界的关键桥梁。AD4116作为一款低功耗、低噪声的24位Σ - Δ ADC,集成了模拟前端(AFE),为众多应用场景提供了高精度的解决方案。本文将深入剖析AD4116的特性、工作原理、配置方法以及应用注意事项。

文件下载:AD4116.pdf

一、AD4116的特性亮点

1. 高精度与高灵活性

AD4116具备24位的高分辨率,能够实现精准的模拟信号到数字信号的转换。其输出速率灵活,范围从1.25 SPS到62.5 kSPS,并且支持多种通道扫描数据速率。例如,在使用sinc5 + sinc1滤波器时,每通道可达12,422 SPS(80 µs 建立时间);使用sinc3滤波器时,每通道可达20,618 SPS(48 µs 建立时间)。这种灵活性使得它能够适应不同应用场景对采样速率的需求。

2. 丰富的输入通道

该ADC提供了±10 V的输入范围,支持6个差分或11个单端输入,引脚绝对最大额定值可达±65 V,绝对输入引脚电压最高可达±20 V,输入阻抗≥10 MΩ。此外,还有低电平直接ADC输入,支持±VREF输入,2个差分或4个单端输入,绝对输入引脚电压范围为AVDD到AVSS。

3. 出色的抗干扰能力

在20 SPS每通道的输出数据速率下,AD4116对50 Hz和60 Hz的干扰具有85 dB的抑制能力,能够有效减少外界干扰对测量结果的影响。

4. 集成内部参考

内部集成了2.5 V的参考电压,在25°C时精度为±0.12%,典型漂移为±5 ppm/°C,减少了外部组件的使用,降低了系统成本和设计复杂度。

5. 多种工作模式

支持连续转换模式、连续读取模式、单转换模式、待机和掉电模式等多种工作模式,满足不同应用场景下的功耗和性能需求。

二、工作原理深入解析

1. 模拟前端与多路复用器

AD4116的模拟前端集成了高精度电压分压器,采用了Analog Devices独特的iPassives技术,提供高阻抗精密匹配电阻,使得在单+5 V电源下能够实现±20 V的输入范围。内部多路复用器允许用户将输入配置为输入对,最多可支持16个活动通道。当多个通道启用时,通道按顺序自动切换,从最低启用通道号到最高启用通道号。

2. 数字滤波器

AD4116提供了三种灵活的滤波器选项:sinc5 + sinc1滤波器、sinc3滤波器和增强型50 Hz和60 Hz抑制滤波器。

  • sinc5 + sinc1滤波器:适用于多路复用应用,在5.195 kSPS及以下的输出数据速率下可实现单周期建立。
  • sinc3滤波器:在较低速率下具有最佳的单通道噪声性能,适用于单通道应用。
  • 增强型50 Hz和60 Hz抑制滤波器:可同时抑制50 Hz和60 Hz的干扰,允许用户在建立时间和抑制能力之间进行权衡。

3. 时钟源

AD4116的主时钟标称频率为4 MHz,可从内部振荡器、外部晶体或外部时钟源获取采样时钟。通过设置ADC模式寄存器中的CLOCKSEL位来选择时钟源。默认情况下,使用内部振荡器作为时钟源。

三、配置与操作模式

1. 配置概述

AD4116的配置包括通道配置、设置配置以及ADC模式和接口模式配置。通道配置允许用户选择每个通道的输入对和设置;设置配置包括设置配置寄存器、滤波器配置寄存器、增益寄存器和偏移寄存器;ADC模式和接口模式配置则用于设置ADC的工作模式、时钟源、CRC保护等。

2. 操作模式

  • 连续转换模式:默认上电模式,ADC连续转换,每次转换完成后状态寄存器中的RDY位变低。
  • 连续读取模式:无需每次读取前写入通信寄存器,转换完成后RDY输出变低,数据只能读取一次。
  • 单转换模式:执行一次转换后进入待机模式,转换完成后RDY输出变低。
  • 待机和掉电模式:待机模式下大部分模块断电,但LDO稳压器保持活跃;掉电模式下所有模块断电,寄存器内容丢失。

四、校准与数字接口

1. 校准

AD4116支持2点校准,包括内部零刻度校准、内部满刻度校准、系统零刻度校准和系统满刻度校准。校准可消除偏移和增益误差,提高测量精度。

2. 数字接口

采用3线或4线SPI接口,兼容QSPI、MICROWIRE和DSP。接口操作在SPI模式3下进行,通过通信寄存器控制对ADC寄存器的访问。支持CRC校验保护,可提高接口的鲁棒性。

五、应用注意事项

1. 接地与布局

由于AD4116的高分辨率和低噪声特性,在设计PCB时需要注意接地和布局。模拟和数字部分应分开,采用最小蚀刻技术的接地平面,避免数字线路在器件下方布线,减少噪声耦合。

2. 电源去耦

AD4116有两个电源引脚AVDD和IOVDD,需要进行适当的去耦。AVDD和IOVDD分别使用10 µF钽电容和0.1 µF电容并联去耦,所有输入都应去耦到AVSS。

3. ESD防护

AD4116是静电放电(ESD)敏感设备,在操作时需要采取适当的ESD防护措施,避免因ESD导致设备性能下降或功能丧失。

六、总结

AD4116以其高精度、高灵活性和丰富的功能,为工业自动化、过程控制、仪器仪表等领域提供了可靠的解决方案。电子工程师在设计时,应根据具体应用需求合理配置AD4116的参数,注意接地、布局和电源去耦等问题,以充分发挥其性能优势。同时,通过合理的校准和数字接口配置,能够进一步提高系统的测量精度和稳定性。你在使用AD4116的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐
  • adc

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分