探索LTC2311-12:高性能12位ADC的技术解析与应用指南

电子说

1.4w人已加入

描述

探索LTC2311-12:高性能12位ADC的技术解析与应用指南

在电子设计领域,模数转换器(ADC)是连接模拟世界与数字世界的关键桥梁。今天,我们将深入探讨一款高性能的12位ADC——LTC2311-12,详细解析其特性、工作原理、应用要点等内容,为电子工程师们提供全面的设计参考。

文件下载:LTC2311-12.pdf

1. LTC2311-12概述

LTC2311-12是一款低噪声、高速的12位 + 符号逐次逼近寄存器(SAR)ADC,具备差分输入和宽输入共模范围的特点。它可在单3.3V或5V电源下工作,拥有8VP-P的差分输入范围,非常适合需要宽动态范围和高共模抑制比的应用场景。

1.1 关键特性

  • 高精度:典型±0.25LSB的积分非线性(INL),12位无漏码,确保了高精度的数据转换。
  • 高信噪比:在fIN = 2.2MHz时,典型信噪比(SNR)可达73dB,能有效减少噪声干扰。
  • 高速转换:5Msps的吞吐量和单周期延迟,满足高速数据采集的需求。
  • 低功耗:5V电源下仅消耗50mW功率,还提供休眠和睡眠模式,进一步降低功耗。
  • 灵活的参考电压:板载低漂移(20ppm/°C max)2.048V或4.096V温度补偿参考,同时支持1.25V外部参考输入。
  • 兼容的接口:高速SPI兼容串行接口,支持CMOS或LVDS,方便与不同的数字系统连接。

2. 电气特性分析

2.1 转换器特性

  • 输入范围:绝对输入范围为0到VDD,输入差分电压范围为 -REFOUT到REFOUT,共模输入范围为0到VDD。
  • 线性误差:INL典型值为±0.25LSB,DNL典型值为±0.2LSB,保证了良好的线性度。
  • 动态性能:SINAD、SNR、THD和SFDR等指标在不同条件下表现出色,如在fIN = 2.2MHz,VREFOUT = 4.096V时,SINAD典型值为73dB,SNR典型值为73.3dB,THD典型值为 -85dB,SFDR典型值为91dB。

2.2 数字输入输出特性

  • CMOS模式:高电平输入电压为0.8 • OVDD,低电平输入电压为0.2 • OVDD,输出高电平电压为OVDD - 0.2V,低电平电压为0.2V。
  • LVDS模式:差分输入电压为240 - 600mV,共模输入电压为1 - 1.45V,差分输出电压为100 - 300mV,共模输出电压为0.85 - 1.4V。

2.3 内部参考特性

  • 输出电压:在不同电源电压下,REFOUT输出电压稳定,如5V电源时为4.096V,3.3V电源时为2.048V。
  • 温度系数:最大为20ppm/°C,保证了参考电压的稳定性。

2.4 电源要求

  • VDD:5V或3.3V电源,工作电流在不同采样率下有所不同,如5Msps采样率时,5V电源下典型电流为12mA。
  • OVDD:范围为1.71 - 2.63V,不同I/O模式下的电流消耗也不同。

2.5 定时特性

  • 采样频率:最大采样频率为5Msps,转换时间为161.9ns,确保了高速转换的能力。

3. 引脚功能及配置

3.1 主要引脚

  • GND:接地引脚,需连接到稳固的接地平面。
  • REFIN:参考缓冲器1.25V输入/输出引脚,可通过外部参考覆盖内部缓冲器。
  • REFOUT:参考缓冲器输出引脚,可由内部或外部参考驱动。
  • VDD:电源引脚,需通过陶瓷电容旁路到地。
  • AIN+、AIN–:模拟差分输入引脚,满量程范围为±REFOUT。
  • CNV:转换输入引脚,高电平定义采样阶段,低电平启动转换和输出数据。
  • CMOS/LVDS:I/O模式选择引脚,可选择CMOS、LVDS或低功耗LVDS模式。
  • OVDD:I/O接口数字电源引脚,需通过陶瓷电容旁路到地。

3.2 不同I/O模式配置

  • CMOS模式:使用SDO+作为串行数据输出,SCK+作为串行时钟输入。
  • LVDS模式:SDO+和SDO–作为差分输出,SCK+和SCK–作为差分输入,需外部100Ω电阻进行差分终端匹配。

4. 工作原理及转换过程

4.1 转换阶段

LTC2311-12的工作分为采集和转换两个阶段。在采集阶段,采样电容连接到模拟输入引脚AIN+和AIN–,采样差分模拟输入电压。CNV引脚的下降沿触发转换,在转换阶段,13位CDAC通过逐次逼近算法,将采样输入与参考电压的二进制加权分数进行比较,最终输出近似的数字代码。

4.2 传输函数

该ADC的传输函数在2 • REFOUT的全量程范围内提供13位分辨率,输出数据为二进制补码格式。根据输入模式的不同,如全差分、伪差分单极性或双极性输入,其代码范围也有所不同。

5. 应用场景及输入配置

5.1 应用场景

  • 高速数据采集系统:5Msps的吞吐量和高精度满足高速数据采集的需求。
  • 通信领域:可用于信号处理和数据传输。
  • 汽车电子:AEC-Q100认证,适用于汽车应用。
  • 成像和光学网络:高精度和低噪声特性有助于提高图像和信号处理的质量。

5.2 输入配置

  • 单端信号:可直接数字化,通过伪差分方式连接可提高共模抑制比。
  • 伪差分双极性输入:将一个模拟输入固定在VREF/2,另一个输入信号对称摆动,ADC输出双极性二进制补码代码。
  • 伪差分单极性输入:将一个模拟输入接地,另一个输入信号在0到VREF之间摆动,ADC输出单极性二进制补码代码。
  • 单端到差分转换:使用LT1819等放大器可实现单端信号到差分信号的转换,提高信噪比。
  • 全差分输入:通过LT1819放大器驱动全差分信号,可实现最佳的失真性能。

6. 输入驱动电路及滤波

6.1 输入驱动

低阻抗源可直接驱动LTC2311-12的高阻抗输入,高阻抗源则需使用缓冲放大器,以减少采集阶段的建立时间和优化失真性能。

6.2 输入滤波

为减少噪声和失真,可在缓冲放大器输入前使用低带宽滤波器,如简单的1-pole RC低通滤波器。同时,采样开关的导通电阻和采样电容也会形成低通滤波器,限制ADC核心的输入带宽。

7. 参考电压配置

7.1 内部参考

LTC2311-12内置低噪声、低漂移的温度补偿带隙参考,REFIN引脚输出1.25V参考电压,REFOUT引脚输出4.096V(5V电源)或2.048V(3.3V电源)。

7.2 外部参考

可通过外部参考覆盖内部参考缓冲器,将REFIN引脚接地,使用LTC6655等高精度参考源驱动REFOUT引脚,以提高信噪比。

7.3 参考缓冲器瞬态响应

在转换周期中,REFOUT引脚会从外部旁路电容吸取电荷,使用外部参考时需考虑其瞬态响应,以确保输出代码的准确性。

8. 动态性能测试

8.1 FFT测试

通过快速傅里叶变换(FFT)技术测试ADC的频率响应、失真和噪声。LTC2311-12在5MHz采样率和2.2MHz输入下,典型SINAD为73dB,SNR大于73dB,THD为 -85dB。

8.2 相关指标含义

  • SINAD:信号与噪声加失真比,反映了ADC对信号的还原能力。
  • SNR:信号与噪声比,衡量了ADC的噪声水平。
  • THD:总谐波失真,体现了ADC对输入信号谐波的抑制能力。

9. 定时与控制

9.1 CNV定时

CNV引脚控制采样和转换过程,上升沿启动采样,下降沿启动转换和读出。为获得最佳性能,CNV信号应使用低抖动信号驱动。

9.2 SCK串行数据时钟

SCK时钟的下降沿将转换结果MSB先输出到SDO引脚,要实现5Msps的吞吐量,需在SCK引脚施加105MHz的外部时钟。

9.3 休眠和睡眠模式

  • 休眠模式:通过保持SCK信号高或低,并施加两个CNV脉冲进入,可在不牺牲后续转换上电延迟的情况下节省功率。
  • 睡眠模式:在休眠模式下再施加两个脉冲进入,有显著的功率节省,但需要10ms的上电延迟使参考和电源系统恢复正常。

10. 数字接口

LTC2311-12的串行数字接口简单易用,通过CMOS/LVDS引脚可选择CMOS或LVDS接口模式。在CMOS模式下,使用SDO+和SCK+;在LVDS模式下,使用SDO+/SDO–和SCK+/SCK–,并需外部100Ω电阻进行差分终端匹配。

11. 电路板布局

为获得最佳性能,建议使用四层印刷电路板,将数字和模拟信号线尽可能分开,避免数字时钟或信号与模拟信号相邻或在ADC下方布线。同时,使用单一的接地平面,将旁路电容靠近电源引脚放置,确保低阻抗的公共返回路径。

12. 相关产品推荐

除了LTC2311-12,ADI还提供了一系列相关的ADC、DAC、参考源和放大器产品,可根据具体需求进行选择。

总之,LTC2311-12以其高精度、高速、低功耗等特性,成为众多高速数据采集和处理应用的理想选择。电子工程师们在设计过程中,应根据具体应用场景,合理配置输入、参考电压、接口等参数,并注意电路板布局和定时控制,以充分发挥其性能优势。你在使用LTC2311-12或类似ADC的过程中,遇到过哪些挑战呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分