电子说
在电子设计领域,数模转换器(DAC)扮演着至关重要的角色。今天,我们将深入探讨Analog Devices公司的AD5680,一款具有高性能和广泛应用前景的18位nanoDAC。
文件下载:AD5680BCPZ-1RL7.pdf
AD5680是nanoDAC家族的一员,是一款单通道、18位缓冲电压输出的数模转换器。它采用4.5V至5.5V单电源供电,具备18位单调性,能够提供高精度的模拟输出。其显著特点包括:
输入电流、输入低电压、输入高电压和引脚电容等参数在(V_{DD}=5V)时都有明确规定。
在正常模式下,(V_{DD})为4.5V至5.5V,电流为325至450μA。
在(I{LOAD}=2mA)、(V{DD}=5V)时,(I{OUT}/I{DD})为85%。
对SCLK周期时间、高电平时间、低电平时间,以及SYNC与SCLK的各种时间关系都有严格要求,确保数据的正确传输。
对(V{DD})、(V{OUT})、(V{FB})、(V{REF})等引脚的电压范围,以及工作温度、存储温度、结温、功耗等都有明确的限制,使用时需严格遵守,避免损坏器件。
AD5680采用CMOS工艺制造,其架构由一个电阻串DAC和一个输出缓冲放大器组成。输入编码为直二进制,理想输出电压由公式(V{OUT}=V{REF}×(D / 262,144))计算,其中D为加载到DAC寄存器的二进制代码的十进制等效值,范围从0到262,143。
电阻串由一系列阻值为R的电阻组成,加载到DAC寄存器的代码决定了从电阻串的哪个节点提取电压并输入到输出放大器。由于是电阻串结构,保证了单调性。
输出缓冲放大器能够产生轨到轨的输出电压,输出范围为0V至(V{DD})。其增益为2,通过反馈路径中的50kΩ电阻分压器网络实现。输出放大器的反相输入可供用户使用,支持远程传感,正常工作时(V{FB})引脚必须连接到(V_{OUT})。它可以驱动2kΩ与1000pF并联到地的负载,压摆率为1.5V/μs,1/4至3/4满量程建立时间为10μs。
AD5680包含一个16位DAC和一个内部时钟发生器及插值器。通过插值器将16位DAC产生的1 LSB步长的电压细分,将分辨率提高到18位。18位输入代码分为16位DAC代码和2位插值器代码,插值器代码决定了切换的占空比,从而确定18位代码的电平。
采用3线串行接口(SYNC、SCLK和DIN),兼容多种接口标准。写序列从将SYNC线拉低开始,数据在SCLK的下降沿时钟输入到24位移位寄存器。串行时钟频率最高可达30MHz,在第24个下降沿,最后一位数据时钟输入并执行编程功能。SYNC线在下次写序列前必须拉高至少33ns。
输入移位寄存器为24位,前两位为无关位,DB21和DB20为保留位应设为0,接下来的18位为数据位,后面还有两位无关位,这些数据在SCLK的第24个下降沿传输到DAC寄存器。
在正常写序列中,SYNC线应保持低电平至少24个SCLK下降沿,DAC在第24个下降沿更新。若SYNC在第24个下降沿之前拉高,则作为写序列的中断,移位寄存器复位,写序列无效。
AD5680家族包含上电复位电路,AD5680 - 1上电输出为0V,AD5680 - 2上电输出为中间刻度,直到对DAC进行有效写序列操作。
通过SPORT0连接,DT0PRI驱动AD5680的DIN引脚,TSCLK0驱动SCLK,SYNC由TFS0驱动。
68HC11/68L11的SCK驱动AD5680的SCLK,MOSI输出驱动DAC的串行数据线,SYNC信号由端口线(PC7)提供。
AD5680以其高分辨率、高精度、低功耗、小封装等优点,在众多应用领域展现出卓越的性能。电子工程师在设计过程中,可根据具体需求充分发挥其特性,实现高效、稳定的数模转换。同时,在使用过程中要严格遵守其技术参数和工作条件,确保设备的正常运行。大家在实际应用中是否遇到过类似DAC的使用问题呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !