电子说
在当今的通信系统中,高性能的中频(IF)接收器至关重要。AD6674作为一款385 MHz带宽的混合信号IF接收器,凭借其卓越的性能和丰富的功能,在通信领域得到了广泛应用。本文将对AD6674进行详细的技术剖析,为电子工程师们提供全面的参考。
文件下载:AD6674.pdf
AD6674集成了两个14位、采样率可达1.0 GSPS/750 MSPS/500 MSPS的模数转换器(ADC),以及多个数字信号处理模块,包括四个宽带数字下变频器(DDC)、噪声整形再量化器(NSR)和可变动态范围(VDR)监测模块。它具备片上缓冲器和采样保持电路,设计目标是支持高达2 GHz的宽带模拟信号采样,在小封装内实现了宽输入带宽、高采样率、出色的线性度和低功耗。
AD6674的ADC采用多级、差分流水线架构,并集成了输出误差校正逻辑。输入缓冲器为模拟输入信号提供了终止阻抗,可通过SPI进行调整,默认值为400 Ω。输入缓冲器优化了线性度、噪声和功耗,减少了ADC的反冲。量化输出在数字校正逻辑中组合成最终的16位结果,流水线架构允许第一级处理新的输入样本,而其余级处理先前的样本,采样发生在时钟的上升沿。
模拟输入采用差分缓冲器,内部共模电压为2.05 V。时钟信号交替切换输入电路的采样和保持模式,输入信号源需在半个时钟周期内为采样电容充电并稳定。在输入电路中串联小电阻可减少驱动源输出级的峰值瞬态电流,使用低Q电感或铁氧体磁珠可降低模拟输入的高差分电容,实现ADC的最大带宽。对于不同频率的应用,可采用不同的输入配置,如差分变压器耦合,以获得最佳性能。
为获得最佳性能,建议使用差分信号驱动AD6674的采样时钟输入(CLK +和CLK -),可通过变压器或时钟驱动器进行交流耦合。时钟占空比通常需保持在5%的公差范围内,若无法保证50%的占空比,可提供更高倍数的时钟频率,并通过内部时钟分频器进行调整。输入时钟分频器可将Nyquist输入时钟除以1、2、4或8,分频比可通过寄存器0x10B进行选择,最大输出频率为1.0 GHz,CLK±输入的最大频率为4 GHz。
AD6674包含四个数字下变频器,用于滤波和降低输出数据速率。每个DDC由频率转换级、滤波级、增益级和复数到实数转换级组成,可独立启用和禁用,以提供所需的处理功能。DDC可配置为输出实数数据或复数输出数据,输入和输出的I/Q选择可通过寄存器进行控制。
NSR功能可在Nyquist带宽的子带内保持高于9位的SNR,对接收器的谐波性能无影响。启用NSR时,会额外引入3.0 dB的损耗,但不影响SNR性能。NSR提供两种带宽模式(21% BW模式和28% BW模式),可通过SPI进行独立控制,中心频率可通过设置寄存器进行调整。
VDR数字处理模块可在Nyquist带宽的子带内保持高达14位的动态范围,在整个Nyquist带宽内,始终提供至少9位的动态范围。VDR可独立控制每个通道,工作在复数或实数模式下,带宽和模式可通过寄存器0x430进行选择。当输入信号违反定义的掩码时,VDR会降低输出分辨率,可通过设置寄存器将VDR惩罚位和/或VDR高低分辨率位插入输出数据流作为控制位。
AD6674的数字输出采用JEDEC标准No. JESD204B串行接口,可实现高达12.5 Gbps的链路速率。JESD204B数据传输块将ADC的并行数据组装成帧,并使用8B/10B编码和可选的加扰形成串行输出数据。链路建立过程包括代码组同步(CGS)、初始车道对齐序列(ILAS)和用户数据传输。物理层由高速电路组成,将并行数据转换为一、二或四个高速差分串行数据通道。
AD6674的直流指标包括分辨率、精度、温度漂移、内部电压参考、模拟输入和电源等方面。分辨率为14位,保证无丢失码,偏移误差、增益误差等指标在不同温度下具有良好的稳定性。内部电压参考为1.0 V,可通过寄存器进行调整。模拟输入的差分电压范围、共模电压、输入电容等参数也有明确的规定。电源方面,需要7个电源供电,包括AVDD1、AVDD2、AVDD3、AVDD1_SR、DVDD、DRVDD和SPIVDD。
交流指标主要包括模拟输入满量程、噪声密度、信噪比(SNR)、信噪失真比(SINAD)、有效位数(ENOB)、无杂散动态范围(SFDR)、双音互调失真(IMD)和串扰等。在不同频率下,AD6674表现出良好的动态性能,如在340 MHz频率下,SNR可达66.7 dBFS,SFDR可达83 dBFS。
数字指标涉及时钟输入、系统参考输入、逻辑输入、逻辑输出和数字输出等方面。时钟输入要求LVDS/LVPECL逻辑电平,差分输入电压为600 - 1800 mV p - p。系统参考输入和同步输入也有相应的逻辑电平要求。数字输出采用CML逻辑,差分输出电压为360 - 770 mV p - p。
AD6674需要7个电源供电,为了获得最佳的功率效率和低噪声性能,建议使用ADP2164和ADP2370开关稳压器将3.3 V、5.0 V或12 V输入轨转换为中间轨(1.8 V和3.8 V),然后通过低噪声、低压差(LDO)稳压器(ADP1741、ADM7172和ADP125)进行后调节。
为了实现AD6674的最佳电气和热性能,需要将ADC底部的暴露焊盘连接到接地层。在PCB上,应将连续的铜平面连接到暴露焊盘,并使用多个过孔以实现最低的电阻热路径,过孔应填充或堵塞。
AD6674提供多种型号,包括不同采样率的版本(500 MSPS、750 MSPS和1000 MSPS),封装形式为64引脚的LFCSP。此外,还提供了相应的评估板,可根据不同的应用需求进行选择。
AD6674作为一款高性能的385 MHz带宽IF多样性接收器,具有出色的动态性能、低功耗和灵活的配置选项。其丰富的功能模块和先进的接口技术,使其在通信领域具有广泛的应用前景。电子工程师们在设计通信系统时,可以充分利用AD6674的优势,实现高效、可靠的信号处理。在实际应用中,需要根据具体需求合理配置各项参数,确保系统的性能达到最优。同时,注意电源供应和散热设计等方面的问题,以保证AD6674的稳定运行。大家在使用过程中,是否遇到过一些特殊的应用场景需要对AD6674进行特殊配置呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !