AD9174:高性能双路16位RF DAC与直接数字合成器的技术剖析

电子说

1.4w人已加入

描述

AD9174:高性能双路16位RF DAC与直接数字合成器的技术剖析

在电子工程领域,高性能的数模转换器(DAC)对于实现高质量的信号转换至关重要。AD9174作为一款高性能的双路16位数字 - 模拟转换器,为多频段无线应用提供了卓越的解决方案。

文件下载:AD9174BBPZ.pdf

一、AD9174的特性亮点

1. 多频段支持与输入通道

AD9174支持多频段无线应用,每个RF DAC拥有3个可旁路的复数数据输入通道,每个输入通道的最大复数输入数据速率可达3.08 GSPS,且每个输入通道配备1个独立的数控振荡器(NCO),为灵活的多频段频率规划提供了可能。

2. 低杂散与失真设计

采用专有技术,实现了低杂散和低失真。在1.84 GHz、−7 dBFS/音的RF输出条件下,2音IMD3达到 - 83 dBc,SFDR小于 - 80 dBc,确保了高质量的信号输出。

3. 灵活的接口与数据模式

具备8通道、15.4 Gbps的JESD204B接口,支持单频段和多频段使用场景。同时支持12位高密度模式,可提高数据吞吐量。还具备多芯片同步功能,支持JESD204B Subclass 1。

4. 可配置的插值滤波器

提供可选择的插值滤波器,支持1×、2×、3×、4×、6×和8×的可配置数据通道插值,以及1×、2×、4×、6×、8×和12×的可配置最终插值,以适应不同的输入数据速率。

5. 频率合成能力

拥有最终48位NCO,以DAC速率运行,支持高达6 GHz的频率合成。

6. 节能与保护功能

具备发射使能功能,可实现额外的节能和下游电路保护。

7. 高性能时钟

配备高性能、低噪声的PLL时钟乘法器,支持12.6 GSPS的DAC更新速率。还设有观察ADC时钟驱动器,具有可选择的分频比。

8. 低功耗设计

在12 GSPS下,2个DAC工作且DAC PLL开启时,功耗仅为2.54 W。采用10 mm × 10 mm、144球BGA_ED封装,带有金属增强散热盖,间距为0.80 mm。

二、应用领域广泛

1. 无线通信基础设施

适用于多频段基站无线电,为无线通信网络提供高质量的信号转换和处理。

2. 微波/E频段回传系统

在微波和E频段的回传系统中,AD9174能够满足高速数据传输和信号处理的需求。

3. 仪器仪表与自动测试设备(ATE)

为仪器仪表和自动测试设备提供高精度的信号输出,确保测试结果的准确性。

4. 雷达与干扰器

在雷达和干扰器系统中,AD9174的高性能和高频率合成能力有助于实现精确的目标探测和干扰功能。

三、技术细节解析

1. 数字数据路径

每个RF DAC数据路径包含三个复数数据输入通道,每个通道可完全旁路。每个数据输入通道包括可配置增益级、插值滤波器和通道NCO。三组通道化器的输出可汇总到各自的主数据路径进行额外处理,主数据路径包含插值滤波器和一个48位主NCO。通过调制器开关,主数据路径的输出可选择路由到DAC0单独工作,或同时路由到DAC0和DAC1作为双路中频DAC工作。

2. 超宽带数据速率模式

支持超宽带数据速率模式,可绕过通道化器和主数据路径,提供高达6.16 GSPS的单路16位DAC数据速率、高达3.08 GSPS的双路16位DAC数据速率或高达4.1 GSPS的双路12位DAC数据速率。

3. NCO功能

AD9174的主NCO块包含31个32位NCO,每个NCO具有独立的相位累加器。结合80 MHz的串行外设接口(SPI)用于编程NCO,可实现相位相干的快速跳频(FFH),适用于在操作过程中不断调整NCO频率的应用。

四、规格参数

1. 直流规格

  • 分辨率为16位。
  • 积分非线性(INL)典型值为±7 LSB,差分非线性(DNL)为±7 LSB。
  • 模拟输出的增益误差(带内部ISET参考)最大为 + 15%。
  • 满量程输出电流在不同条件下有不同范围。
  • 参考电压内部为0.495 V。
  • 模拟和数字电源电压在一定范围内波动。

2. 数字规格

  • DAC更新速率根据不同模式和条件而变化,最小为2.91 GSPS,最大可达12.6 GSPS(16位分辨率,带插值)。
  • DAC锁相环(PLL)的压控振荡器(VCO)频率范围根据不同分频比有所不同。
  • DAC设备时钟输入频率范围也因PLL状态和M分频器设置而异。

3. 最大DAC采样率规格

最大DAC更新速率受SVDD1.0电压和通道速率影响,在不同条件下有不同的值。

4. 电源直流规格

在不同的双链路和单链路模式下,各电源的电流消耗和总功耗不同,例如在12 GSPS的某些模式下,总功耗可达2.54 - 3.63 W。

5. 串行端口和CMOS引脚规格

  • 写入操作的最大SCLK时钟速率为80 MHz,读取操作的SCLK时钟速率最大为48.58 MHz。
  • 输入和输出的电压、电流规格也有明确规定。

6. 数字输入数据定时规格

不同JESD204B模式和插值因子下,延迟时间不同,总延迟通过接口延迟、固定延迟、可变延迟和流水线延迟计算得出。

7. JESD204B接口电气和速度规格

  • JESD204B串行接口速率为3 - 15.4 Gbps。
  • 输入数据的泄漏电流、单位间隔、共模电压、差分电压和阻抗等都有相应的规格。
  • 差分输出和单端输出的电压、电流规格也有明确要求。

8. 输入数据速率和信号带宽规格

不同模式下,每个输入通道的输入数据速率不同,例如在通道数据路径旁路(1x插值)的单DAC模式、16位分辨率下,最大可达6160 MSPS。

AD9174凭借其丰富的特性、广泛的应用领域和详细的规格参数,为电子工程师在多频段无线应用等领域提供了强大的工具。在实际设计中,工程师需要根据具体的应用需求,合理利用AD9174的各项功能,以实现最佳的系统性能。你在使用AD9174或类似DAC时,是否遇到过一些挑战呢?欢迎在评论区分享你的经验。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分