电子说
在电子工程师的设计工作中,选择一款合适的模数转换器(ADC)至关重要。今天就来详细介绍一款高性能的14位双路ADC——AD9258,它集高性能、低成本、小尺寸和多功能于一身,能满足多种通信应用需求。
文件下载:AD9258.pdf
AD9258是一款双路、14位、采样率可达80 MSPS/105 MSPS/125 MSPS的模数转换器。其设计初衷是支持那些对高性能、低成本、小尺寸和多功能有要求的通信应用。该ADC采用多级、差分流水线架构,配有集成输出误差校正逻辑,每个ADC都具备宽带宽差分采样保持模拟输入放大器,支持用户选择多种输入范围,集成电压参考简化了设计,还配备占空比稳定器以补偿ADC时钟占空比的变化,确保转换器保持出色性能。
AD9258的出色性能使其在多个领域得到广泛应用:
包括分辨率、精度、匹配特性、温度漂移、内部电压参考、输入参考噪声、模拟输入、参考输入电阻和电源供应等参数。例如分辨率为14位,无失码保证,偏移误差和增益误差在一定范围内,内部电压参考输出电压误差在±5 mV至±12 mV之间等。
涵盖信噪比(SNR)、信噪失真比(SINAD)、有效位数(ENOB)、最差二次或三次谐波、无杂散动态范围(SFDR)、其他杂散(谐波或杂散)、双音SFDR、串扰、模拟输入带宽等参数。不同采样率和输入频率条件下,各项参数表现不同,如在2.4 MHz输入频率和25°C条件下,SNR可达79.0 dBFS。
涉及差分时钟输入、同步输入、逻辑输入和数字输出等方面的参数,如差分时钟输入的逻辑兼容性、内部共模偏置、输入电压范围等。
包括时钟输入参数(如输入时钟速率、转换速率、时钟周期、脉冲宽度等)和数据输出参数(如数据传播延迟、DCO传播延迟、DCO到数据偏斜等),以及唤醒时间和超出范围恢复时间等。
规定了同步定时要求和SPI定时要求,如SYNC到CLK+上升沿的建立时间和保持时间,数据与SCLK上升沿的建立时间和保持时间等。
AD9258有并行CMOS模式和交错并行LVDS模式两种引脚配置,每种模式下各引脚都有明确的功能。例如在并行CMOS模式下,AVDD为模拟电源供应引脚,DRVDD为数字输出驱动电源引脚,VIN+A和VIN - A为通道A的差分模拟输入引脚等。
在实际设计中,电子工程师们需要根据具体的应用需求,综合考虑AD9258的各项特性和规格参数,合理选择工作模式和配置,以充分发挥其性能优势。大家在使用AD9258的过程中遇到过哪些问题或有什么独特的应用经验呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !