高性能14位ADC——AD9649的深度解析

电子说

1.4w人已加入

描述

高性能14位ADC——AD9649的深度解析

在电子设计领域,模数转换器(ADC)是连接模拟世界和数字世界的关键桥梁。今天,我们将深入探讨一款高性能的14位ADC——AD9649,它在通信、雷达等众多领域都有着广泛的应用。

文件下载:AD9649.pdf

一、AD9649概述

AD9649是一款单通道、1.8V供电的14位模数转换器,支持20/40/65/80 MSPS的采样速率。它具有高性能的采样保持电路和片上电压基准,采用多级差分流水线架构和输出误差校正逻辑,能在80 MSPS的数据速率下提供14位的精度,并保证在全工作温度范围内无漏码。

二、产品特性

2.1 电源与输出

  • 模拟电源:采用1.8V模拟电源供电,能有效降低功耗。
  • 输出电源:输出电源范围为1.8V - 3.3V,可适配不同的逻辑电平。

    2.2 性能指标

  • 信噪比(SNR):在9.7 MHz输入时可达74.3 dBFS,200 MHz输入时为71.5 dBFS,展现出优秀的信号处理能力。
  • 无杂散动态范围(SFDR):9.7 MHz输入时为93 dBc,200 MHz输入时为80 dBc,能有效抑制杂散信号。
  • 功耗:20 MSPS时功耗仅45 mW,80 MSPS时为87 mW,具备低功耗特性。

    2.3 其他特性

  • 输入带宽:差分输入带宽达700 MHz,可处理高频信号。
  • 片上功能:集成电压基准和采样保持电路,减少外部元件数量。
  • 数据格式:支持偏移二进制、格雷码或二进制补码数据格式,提供灵活的数据输出方式。
  • 时钟分频:内置整数1、2或4的输入时钟分频器,可根据需求调整采样速率。
  • 测试模式:具备内置可选数字测试模式生成功能,方便进行电路测试和调试。
  • 节能模式:拥有节能的掉电模式,可在不工作时降低功耗。
  • 数据时钟输出:提供数据时钟输出(DCO),并支持可编程时钟和数据对齐。

三、应用领域

3.1 通信领域

  • 多样性无线电系统:可用于提高通信系统的抗干扰能力和信号质量。
  • 多模式数字接收器:支持GSM、EDGE、W - CDMA、LTE等多种通信标准。
  • 智能天线系统:为天线系统提供高精度的信号转换,提升系统性能。

    3.2 其他领域

  • 电池供电仪器:低功耗特性使其适合电池供电的设备,延长设备续航时间。
  • 手持示波器:能快速准确地采集和处理信号,满足手持设备的需求。
  • 便携式医疗成像:如超声设备,提供高质量的图像数据。
  • 雷达/LIDAR:为雷达和激光雷达系统提供精确的信号转换,提高探测精度。

四、工作原理

AD9649采用多级流水线架构,每一级都能对前一级的闪存误差进行校正。量化输出在数字校正逻辑中组合成最终的14位结果。采样发生在时钟的上升沿,除最后一级外,每一级由低分辨率闪存ADC、开关电容DAC和级间残差放大器组成。最后一级为闪存ADC。输出级对数据进行对齐和误差校正,然后传递给CMOS输出缓冲器。

五、设计考虑因素

5.1 模拟输入

  • 输入电路:采用差分开关电容电路,支持宽共模范围。建议使用中电源共模电压,以减少信号相关误差。
  • 输入配置:差分输入配置可实现最佳性能,可根据不同应用选择合适的驱动电路,如AD8138、ADA4937 - 2、ADA4938 - 2等。在低频应用中,可采用差分变压器耦合;高频应用中,差分双巴伦耦合是不错的选择。单端输入配置在成本敏感的应用中也能提供一定的性能,但SFDR和失真性能会有所下降。

    5.2 电压基准

  • 内部基准:芯片内置1.0V电压基准,可通过SENSE引脚配置为内部基准模式。使用内部基准时,需考虑负载对基准电压的影响。
  • 外部基准:在需要提高增益精度或改善热漂移特性时,可使用外部1.0V基准电压。

    5.3 时钟输入

  • 时钟信号:建议使用差分信号时钟输入,可通过变压器或电容进行交流耦合。时钟源的抖动对动态性能影响较大,应尽量选择低抖动的时钟源。
  • 时钟分频:内置时钟分频器可将输入时钟分频为1、2或4,增加了时钟配置的灵活性。
  • 时钟占空比:通常需要50% ± 5%的占空比时钟,以保持最佳动态性能。

    5.4 功耗与待机模式

  • 功耗计算:模拟核心功耗与采样速率成正比,数字功耗主要取决于数字驱动器的强度和输出负载。可通过减少输出驱动器的电容负载来降低数字功耗。
  • 待机模式:在SPI模式下,可通过SPI端口或MODE引脚将ADC置于掉电模式或待机模式。待机模式可保持内部基准电路供电,实现更快的唤醒时间。

    5.5 数字输出

  • 输出格式:输出数据格式可选择偏移二进制或二进制补码,通过SCLK/DFS引脚设置。
  • 输出使能:使用SPI接口时,可通过MODE引脚独立控制数据输出和DCO的三态。

    5.6 内置自测试(BIST)和输出测试

  • BIST:用于验证AD9649数字数据路径的完整性,测试后将结果存储在寄存器中。
  • 输出测试模式:可将预设的测试模式应用于输出,方便进行电路调试。

六、SPI接口

6.1 接口配置

AD9649的SPI接口由SCLK、SDIO和CSB三个引脚组成,可通过该接口对ADC进行配置和操作。

6.2 操作模式

  • 读写操作:通过发送16位指令来确定读写操作,数据长度由指令中的W0和W1位决定。
  • 数据传输:数据以8位字的形式传输,可选择MSB - first或LSB - first模式。

    6.3 注意事项

    SPI接口在需要ADC全动态性能时应保持非活动状态,以避免噪声对转换器性能的影响。

七、设计指南

7.1 电源与接地

  • 电源供应:建议使用两个独立的电源,分别为模拟(AVDD)和数字输出(DRVDD)供电。若使用公共电源,需使用铁氧体磁珠或滤波器进行隔离。
  • 接地处理:使用单个PCB接地平面,合理进行模拟、数字和时钟部分的分区,确保良好的接地效果。

    7.2 散热设计

  • 暴露焊盘:暴露焊盘是AD9649的唯一接地连接,应连接到PCB的模拟接地。通过在PCB上设置连续的铜平面和多个过孔,可提高散热性能。

    7.3 时钟设计

    使用低抖动、50%占空比的编码时钟源,以保证ADC的动态性能。

    7.4 其他引脚

  • VCM引脚:需使用0.1 μF电容进行接地去耦。
  • RBIAS引脚:应连接一个10 kΩ、1%公差的电阻到地。
  • VREF引脚:使用低ESR的1.0 μF电容和0.1 μF陶瓷电容进行外部去耦。

八、总结

AD9649是一款功能强大、性能优异的14位ADC,具有低功耗、高带宽、灵活配置等特点,适用于多种应用场景。在设计过程中,需要充分考虑模拟输入、电压基准、时钟输入、功耗等因素,以确保其性能的充分发挥。希望本文能为电子工程师在使用AD9649进行设计时提供有价值的参考。你在使用AD9649的过程中遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分