电子说
在电子设计领域,模拟 - 数字转换器(ADC)是连接模拟世界和数字世界的关键桥梁。今天,我们将深入探讨MAXIM公司的MAX1061/MAX1063这两款250ksps、+3V、8/4通道、10位ADC,它们具备+2.5V参考电压和并行接口,在众多应用场景中展现出卓越的性能。
文件下载:MAX1061BEEI+.pdf
MAX1061/MAX1063是低功耗的10位ADC,采用逐次逼近(SAR)转换技术和输入跟踪/保持(T/H)阶段,将模拟输入信号转换为10位数字输出。其并行(8 + 2)输出格式便于与标准微处理器(µPs)接口。这两款器件具有自动掉电、快速唤醒(2µs)、片上时钟、+2.5V内部参考电压等特性,并且VLOGIC引脚允许它们直接与+1.8V至+3.6V的数字电源接口。
这些特性使得MAX1061/MAX1063非常适合电池供电和数据采集应用,以及对功耗和空间要求较高的其他电路,如工业控制系统、数据记录、能源管理、患者监测、数据采集系统和触摸屏等。
在单端模式下,IN+内部切换到MAX1061的CH0 - CH7通道或MAX1063的CH0 - CH3通道,IN - 切换到COM。在伪差分模式下,IN+和IN - 从模拟输入对中选择,仅对IN+的信号进行采样,IN - 必须在转换期间相对于GND保持在±0.5 LSB(最佳性能为±0.1 LSB)的稳定范围内。
MAX1061/MAX1063的T/H阶段在WR的上升沿进入跟踪模式。在外部采集模式下,下一个WR的上升沿进入保持模式;在内部采集模式下,写入控制字节后时钟的第四个下降沿进入保持模式。
通过写入控制字节来启动转换,该控制字节选择多路复用器通道并配置器件为单极性或双极性操作。写入脉冲可以启动采集间隔或启动采集加转换的组合。控制字节中的ACQMOD位提供内部和外部两种采集选项,转换周期在内部或外部时钟或采集模式下均持续13个时钟周期。
标准中断信号INT用于指示转换结束和有效结果可用。INT在转换完成且输出数据准备好时变为低电平,在第一次读取周期或写入新控制字节时返回高电平。
选择内部时钟模式可减轻微处理器运行SAR转换时钟的负担。将控制字节的D7位设置为1,D6位设置为0,内部时钟频率选定后,转换时间为3.6µs。使用内部时钟模式时,应将CLK引脚拉高或拉低以防止引脚浮空。
选择外部时钟模式时,控制字节的D6和D7位必须设置为1。推荐使用100kHz至4.8MHz的时钟频率,占空比为30% - 70%。不建议使用低于100kHz的时钟频率,因为这会导致T/H阶段的保持电容上出现电压下降,从而降低性能。
控制字节在写入命令期间通过D7 - D0引脚锁存到器件中。
在单极性模式下,输出格式为二进制;在双极性模式下,输出格式为二进制补码。读取输出数据时,CS和RD必须为低电平。当HBEN = 0时,读取低8位;当HBEN = 1时,读取高2位。
上电时,内部上电复位电路使器件处于外部时钟模式,并将INT置高。电源稳定后,内部复位时间为10µs,在此期间不应尝试进行转换。使用内部参考时,VREF需要500µs才能稳定。
MAX1061/MAX1063可以使用内部或外部参考电压。内部参考提供+2.5V,允许对参考电压进行小范围调整(±100mV)。外部参考可以直接连接到REF或REFADJ。
通过将转换器置于低电流关断状态来节省功率。可以使用控制字节的D6和D7位选择待机模式或关断模式。在两种软件掉电模式下,并行接口保持活动,但ADC不进行转换。
在4.8MHz的最大时钟频率下,通过每19个时钟周期完成一次转换,可实现250ksps的指定吞吐量。通过先写入控制字开始下一次转换的采集周期,然后从总线读取上一次转换的结果,可以实现高达300ksps的吞吐量,但数据总线在采集或转换期间的切换可能会导致额外的电源噪声,影响10位性能。
为了获得最佳性能,应使用印刷电路板(PC),避免使用绕线配置。模拟和数字走线应适当分离,避免平行布线,数字信号路径不应布置在ADC封装下方。使用单独的模拟和数字PC板接地部分,并通过一个星点连接两个接地系统。为了降低噪声,应确保接地返回路径具有低阻抗且尽可能短,将数字信号远离敏感的模拟和参考输入。在VDD与星点接地之间使用0.1µF和4.7µF的并联电容进行旁路,以减少电源中的高频噪声。
MAX1061/MAX1063以其高性能、低功耗和灵活的配置选项,为电子工程师在各种应用中提供了可靠的模拟 - 数字转换解决方案。在设计过程中,我们需要充分考虑其电气特性、工作原理和应用注意事项,以确保器件能够发挥最佳性能。大家在实际应用中是否遇到过类似ADC的使用问题呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !