电子说
在电子设计领域,模拟到数字的转换是一个至关重要的环节。今天,我们将深入探讨MAXIM公司的两款低功耗、12位模拟 - 数字转换器(ADCs)——MAX1261和MAX1263,了解它们的特性、应用以及在实际设计中的注意事项。
文件下载:MAX1261AEEI+T.pdf
MAX1261/MAX1263具有逐次逼近型ADC、自动掉电、快速唤醒(2µs)、片上时钟、+2.5V内部参考以及高速字节并行接口等特性。它们采用单+3V模拟电源供电,VLOGIC引脚允许其直接与+1.8V至+5.5V的数字电源接口。在250ksps的最大采样率下,功耗仅为5.7mW(VDD = VLOGIC)。
这两款器件提供软件可配置的模拟输入,支持单极性/双极性以及单端/伪差分操作。MAX1261在单端模式下有8个输入通道,而MAX1263有4个输入通道;在伪差分模式下,分别为4个和2个输入通道。
MAX1261采用28引脚QSOP封装,MAX1263采用24引脚QSOP封装,适合对空间要求较高的应用。
MAX1261/MAX1263采用逐次逼近(SAR)转换技术和输入跟踪/保持(T/H)阶段,将模拟输入信号转换为12位数字输出。其并行(8 + 4)输出格式为与标准微处理器接口提供了便利。
在单端模式下,IN+内部切换到相应的输入通道,IN - 切换到COM;在伪差分模式下,IN+和IN - 从模拟输入对中选择,并内部切换到模拟输入。转换过程中,T/H开关在采集间隔结束时打开,保持电容上的电荷作为输入信号的样本,然后电容式数模转换器(DAC)在转换周期的剩余时间内进行调整,以恢复比较器正输入的节点0电压至0V。
通过写入控制字节来启动转换,该字节选择多路复用器通道并配置器件为单极性或双极性操作。控制字节中的ACQMOD位提供内部和外部两种采集模式。转换周期在内部或外部时钟及采集模式下均持续13个时钟周期。
当转换完成且输出数据准备好时,INT信号变为低电平。通过设置CS和RD为低电平来读取输出数据,HBEN位用于选择读取高4位或低8位。
在运行最大时钟频率4.8MHz时,通过每19个时钟周期完成一次转换,可实现250ksps的指定吞吐量。若要实现高达300ksps的吞吐量,可采用先写入控制字开始下一次转换的采集周期,再从总线读取上一次转换结果的方法,但需注意数据总线切换可能带来的额外电源噪声。
MAX1261/MAX1263以其高精度、低功耗、灵活的配置和小尺寸封装等特性,成为电池供电和数据采集应用以及对功耗和空间要求较高的电路的理想选择。在实际设计中,合理考虑电源、接地、参考电压和采样率等因素,能够充分发挥这两款ADC的性能优势。你在使用类似ADC时遇到过哪些挑战?又是如何解决的呢?欢迎在评论区分享你的经验。
全部0条评论
快来发表一下你的评论吧 !