电子说
在电子设计领域,模拟到数字的转换是一个至关重要的环节,它直接影响着系统的数据采集与处理能力。今天,我们将深入探讨MAXIM公司推出的MAX1248/MAX1249这两款+2.7V至+5.25V低功耗、4通道、串行10位ADC,了解它们的特性、工作原理以及应用场景。
文件下载:MAX1249ACEE+.pdf
MAX1248/MAX1249是两款功能强大的10位数据采集系统,它们将4通道多路复用器、高带宽跟踪/保持电路和串行接口集于一身,具备高转换速度和低功耗的显著优势。这两款ADC采用单+2.7V至+5.25V电源供电,其模拟输入可通过软件配置实现单极性/双极性以及单端/差分操作,为不同的应用场景提供了灵活的选择。
它们拥有4线串行接口,能够直接与SPI™/QSPI™和MICROWIRE™设备相连,无需额外的外部逻辑。此外,串行选通输出允许直接连接到TMS320系列数字信号处理器,方便实现数据的传输与处理。
MAX1248内置2.5V参考电压,而MAX1249则需要外部参考电压。两款器件都配备了参考缓冲放大器,其电压调整范围为±1.5%,可根据实际需求进行灵活调整。
这两款ADC提供了硬连线的SHDN引脚和软件可选的掉电模式,并且可以编程实现转换结束后自动关机。访问串行接口时,MAX1248/MAX1249会自动上电,其快速开启时间使得它们可以在每次转换之间关机,在降低采样率的情况下,可将电源电流降低至60µA以下,有效节省了功耗。
MAX1248/MAX1249提供16引脚DIP和非常小的QSOP封装,其中QSOP封装占用的电路板面积与8引脚SO封装相同,节省了电路板空间。
具备4通道单端或2通道差分输入,可根据实际应用需求选择合适的输入方式。
与SPI/QSPI/MICROWIRE/TMS320兼容的4线串行接口,方便与各种微处理器和数字信号处理器进行接口连接。
软件可配置单极性或双极性输入,满足不同的信号采集需求。
采用16引脚QSOP封装,与8引脚SO封装占用相同的电路板面积,节省空间。
MAX1248/MAX1249采用逐次逼近转换技术和输入跟踪/保持(T/H)电路,将模拟信号转换为10位数字输出。通过内部控制逻辑和时钟信号,实现信号的采集、转换和数据输出。
在单端模式下,IN+内部连接到CH0 - CH3,IN-连接到COM;在差分模式下,IN+和IN-从CH0/CH1和CH2/CH3两对通道中选择。这种伪差分输入配置在转换过程中,只有IN+的信号被采样,IN-需要在转换期间保持相对于AGND的稳定性,通常通过连接0.1µF电容来实现。
T/H电路在控制字的特定位时钟输入后进入跟踪和保持模式。在跟踪模式下,选择的正输入(IN+)对电容CHOLD充电;在保持模式下,T/H开关打开,保持CHOLD上的电荷作为IN+信号的采样。跟踪/保持的采集时间取决于输入信号的源阻抗和输入电容,计算公式为[t{ACQ} = 7.6 times (R{S} + R{IN}) times 16 pF],其中(R{IN}=9 k Omega) ,(R{S})为输入信号的源阻抗,且(t{ACQ})不小于1.5µs。当源阻抗低于3kΩ时,对ADC的交流性能影响较小;若使用更高的源阻抗,可通过连接0.01µF电容到各个模拟输入来解决,但会形成RC滤波器,限制ADC的信号带宽。
通过将控制字节时钟输入到DIN来启动转换。当CS为低电平时,SCLK的每个上升沿将DIN的一位时钟输入到内部移位寄存器。CS下降后,第一个到达的逻辑“1”位定义控制字节的MSB,在此之前输入的逻辑“0”位无影响。控制字节的格式包括通道选择、单极性/双极性模式、单端/差分模式、时钟和掉电模式等信息。
上电时,如果SHDN未拉低,内部上电复位电路将激活MAX1248/MAX1249使其进入内部时钟模式,SSTRB为高电平,准备进行转换。电源稳定后,内部复位时间为10µs,在此期间不应进行转换。上电后SSTRB为高电平,若CS为低电平,DIN上的第一个逻辑1被解释为起始位,转换开始前DOUT输出零。
SHDN除了具有掉电功能外,还可选择内部或外部补偿。外部补偿通过将SHDN浮空选择,典型工作电路在VREF使用4.7µF电容,可确保参考缓冲器的稳定性并允许转换器以2MHz的全时钟速度运行,但会增加上电时间;内部补偿通过将SHDN拉高选择,不需要在VREF使用外部电容,上电时间最短,内部时钟模式下最大时钟速率为2MHz,外部时钟模式下为400kHz。
通过将转换器置于低电流掉电状态可节省功率。可通过DIN控制字节的第1和第0位选择完全掉电或快速掉电模式(SHDN为高电平或浮空),在两种软件掉电模式下,串行接口仍可工作,但ADC不进行转换。将SHDN拉低可完全关闭转换器,且SHDN优先级高于控制字节的第1和第0位。完全掉电模式关闭所有消耗静态电流的芯片功能,使电源电流通常降至2µA;快速掉电模式关闭除带隙参考外的所有电路,电源电流为30µA,在内部补偿模式下上电时间可缩短至5µs。
MAX1248可使用内部或外部参考电压,而MAX1249需要外部参考电压。外部参考电压可直接连接到VREF或REFADJ引脚。内部缓冲器设计为为MAX1248和MAX1249在VREF提供2.5V电压。MAX1248的内部校准1.21V参考电压通过增益为2.06的缓冲器提供;MAX1249的REFADJ引脚也通过增益为2.06的缓冲器将外部1.25V参考电压转换为2.5V在VREF输出。
为获得最佳性能,建议使用印刷电路板,避免使用绕线板。电路板布局应确保数字和模拟信号线相互分离,避免模拟和数字(特别是时钟)线相互平行,或数字线位于ADC封装下方。建立单点模拟接地(星型接地),将所有其他模拟接地和DGND连接到星型接地,避免其他数字系统接地连接到该接地。为减少VDD电源中的高频噪声对ADC高速比较器的影响,在MAX1248/MAX1249引脚1附近使用0.1µF和1µF电容将电源旁路到星型接地,并尽量减少电容引脚长度以提高电源噪声抑制能力。若+3V电源噪声较大,可连接10Ω电阻作为低通滤波器。
MAX1248/MAX1249以其高集成度、低功耗、高性能和灵活的配置选项,成为众多数据采集应用的理想选择。无论是便携式数据记录、医疗仪器、笔式数字化仪,还是电池供电仪器和系统监控等领域,这两款ADC都能发挥出色的性能。在实际设计中,我们需要根据具体的应用需求,合理选择输入模式、时钟模式、参考电压和掉电模式,并注意电路板的布局、接地和旁路等问题,以充分发挥其优势,实现高效、准确的数据采集与处理。
你在实际项目中使用过类似的ADC吗?遇到过哪些挑战和解决方案呢?欢迎在评论区分享你的经验和观点。
全部0条评论
快来发表一下你的评论吧 !