AD9226:高性能12位65 MSPS ADC的设计与应用

电子说

1.4w人已加入

描述

AD9226:高性能12位65 MSPS ADC的设计与应用

引言

在电子设计领域,模拟 - 数字转换器(ADC)是连接模拟世界和数字世界的关键桥梁。AD9226作为一款高性能的12位、65 MSPS ADC,以其出色的性能和丰富的特性,在成像、通信等众多领域得到了广泛应用。本文将深入介绍AD9226的特点、性能指标、工作原理以及设计应用中的注意事项。

文件下载:AD9226.pdf

AD9226的特性亮点

优异的信号性能

  • 高信噪比(SNR):在 (f_{IN}=31 MHz) 时,SNR可达69 dB,能有效减少信号中的噪声干扰,为后续数字处理提供更纯净的信号。
  • 宽无杂散动态范围(SFDR):同样在 (f_{IN}=31 MHz) 时,SFDR达到85 dB,可抑制杂散信号,保证信号的高保真度。
  • 低互调失真:在 (f_{IN}=140 MHz) 时,互调失真低至 -75 dBFS,确保在复杂信号环境下也能准确转换。
  • 高有效位数(ENOB):在 (f_{IN}=10 MHz) 时,ENOB为11.1,能提供较高的转换精度。

低功耗设计

AD9226的功耗仅为475 mW,相比其他同类高速单片解决方案,功耗大幅降低,这对于对功耗敏感的应用场景,如便携式设备,具有重要意义。

其他特性

  • 无失码保证:在整个工作温度范围内,保证无失码,确保转换的准确性和可靠性。
  • 低非线性误差:差分非线性误差(DNL)和积分非线性误差(INL)均为0.6 LSB,提高了转换的线性度。
  • 时钟占空比稳定器:可使转换不受时钟脉冲宽度变化的影响,增强了系统的稳定性。
  • 多种输出数据格式:支持直二进制或二进制补码输出数据,方便与不同的数字系统接口。
  • 引脚兼容:与AD9220、AD9221、AD9223、AD9224、AD9225等ADC引脚兼容,便于系统升级和替换。

性能指标详解

直流指标

包括分辨率、精度(INL、DNL)、零误差、增益误差、温度漂移、电源抑制比等。这些指标反映了ADC在静态工作时的性能,如INL和DNL描述了实际转换特性与理想直线的偏差,保证了转换的准确性。

数字指标

涉及逻辑输入和输出的电压、电流、电容等参数。例如,逻辑输入的高、低电平电压和电流,以及逻辑输出的高、低电平电压和输出电容等,这些参数决定了ADC与数字电路的接口特性。

开关指标

如最大转换速率、时钟周期、时钟脉冲宽度、输出延迟、流水线延迟等。这些指标影响着ADC的动态性能,例如最大转换速率决定了ADC的工作速度,时钟脉冲宽度的要求则与时钟信号的质量密切相关。

交流指标

包括SNR、S/N+D、THD、SFDR等。这些指标衡量了ADC在处理交流信号时的性能,如SNR反映了信号与噪声的比例,SFDR则体现了信号与杂散信号的比例。

工作原理

AD9226采用九级流水线架构,结合宽带采样保持放大器(SHA),并在CMOS工艺上实现。SHA采用专利结构,大大提高了高频SFDR/失真性能,适用于中频欠采样应用。

模拟输入操作

AD9226的模拟输入具有高度灵活性,可配置为单端或差分输入,输入信号可进行交流或直流耦合。在时钟上升沿对模拟输入进行采样,时钟低电平时SHA处于采样模式,高电平时处于保持模式。为了保证输入信号的质量,需要注意避免时钟上升沿前的系统干扰和时钟抖动。

参考操作

AD9226内部包含一个带隙参考,可通过引脚配置生成1 V或2 V的输出,也可通过外部电阻网络生成1 V - 2 V之间的参考电压。此外,还可以使用外部参考源,以提高精度和漂移性能。

模式控制

  • 时钟稳定器:可使ADC对时钟占空比变化不敏感,将内部占空比恢复到50%,但在时钟频率变化或停止时可能需要禁用。
  • 数据格式选择(DFS):可设置为二进制或二进制补码数据输出格式。

设计应用注意事项

输入驱动

  • 差分驱动:差分操作能提供最佳的THD和SFDR性能,适用于对频谱要求较高的应用。可使用RF变压器或差分运算放大器实现差分输入。
  • 单端驱动:可采用直流或交流耦合方式,但需要注意输入信号的电平转换和偏置,以满足ADC的输入要求。

参考连接

根据应用需求选择内部或外部参考源,并注意参考引脚的电容去耦,以保证参考电压的稳定性。

数字输入输出

  • 输出驱动:输出驱动可配置为5 V或3.3 V逻辑电平,但在驱动大电容负载或大扇出时可能需要外部缓冲器或锁存器。
  • OTR信号:用于指示模拟输入电压是否超出转换器的输入范围,可用于检测过范围或欠范围情况,还可用于数字偏移和增益校准。

接地和去耦

  • 模拟和数字接地:采用多层印刷电路板(PCB),将模拟和数字接地分开,并在ADC下方直接连接AVSS和DRVSS,以减少噪声干扰。
  • 电源去耦:对模拟和数字电源进行去耦,使用陶瓷电容和钽电容,以提供低阻抗的电源路径。

评估板和测试设置

AD9226评估板提供了多种模拟输入接口,可用于表征ADC的交流和直流性能。时钟输入信号可通过CLOCK或AUXCLK输入,AUXCLK可提供更低的抖动和更好的SNR性能。在测试时,应使用高频率、低相位噪声的信号和时钟发生器,并插入高Q无源带通滤波器,以减少RF发生器的失真和宽带噪声对测试结果的影响。

总结

AD9226作为一款高性能的12位65 MSPS ADC,具有优异的信号性能、低功耗、多种特性和灵活的输入输出配置。在设计应用中,需要根据具体需求合理选择输入驱动方式、参考源、模式控制等,并注意接地和去耦等问题,以充分发挥AD9226的性能优势。你在实际应用中是否遇到过类似ADC的使用问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分