电子说
在电子设计领域,模拟 - 数字转换器(ADC)是连接模拟世界和数字世界的关键桥梁,而高性能的ADC更是不可或缺的核心组件。今天,我们就来深入探讨MAXIM推出的一款16位、135ksps、单电源的ADC——MAX1177,它在众多应用场景中展现出了卓越的性能。
文件下载:MAX1177.pdf
MAX1177是一款16位低功耗逐次逼近型ADC,具备自动掉电功能、工厂校准的内部时钟以及字节宽并行接口。它采用单 +4.75V 至 +5.25V 模拟电源供电,同时拥有独立的数字电源输入,可直接与 +2.7V 至 +5.25V 的数字逻辑接口相连。其模拟输入电压范围为 0 至 +10V,在使用外部参考电压时,采样率为 135ksps 时功耗不超过 26.5mW;使用内部 +4.096V 参考电压时,功耗为 31mW。在 10ksps 采样率下,AutoShutdown™ 功能可将电源电流降至 0.4mA。这种低功耗特性使得 MAX1177 非常适合高性能、电池供电的数据采集应用。
此外,它出色的交流性能(THD = -100dB)和直流精度(±3 LSB INL),使其在工业过程控制、仪器仪表和医疗应用等领域大显身手。该器件采用 20 引脚 TSSOP 封装,工作温度范围涵盖 -40°C 至 +85°C 的扩展温度范围以及 0°C 至 +70°C 的商业温度范围。
| 参数 | 描述 |
|---|---|
| 接口 | 字节宽并行接口 |
| 模拟输入电压范围 | 0 至 +10V |
| 模拟电源电压 | 单 +4.75V 至 +5.25V |
| 数字逻辑接口 | +2.7V 至 +5.25V |
| INL | ±3 LSB |
| DNL | ±1 LSB |
| 低电源电流(最大) | 外部参考:2.9mA;内部参考:3.8mA;AutoShutdown 模式:5µA |
| 封装 | 20 引脚 TSSOP 封装 |
在 1kHz 输入频率、满量程输入电压和 135ksps 采样率的条件下,信号 - 噪声加失真比(SINAD)为 85 至 90 dB,信噪比(SNR)为 86 至 91 dB,总谐波失真(THD)为 -100 至 -92 dB,无杂散动态范围(SFDR)为 92 至 103 dB,展现了优秀的交流性能。
MAX1177 采用逐次逼近(SAR)转换技术,内置跟踪 - 保持(T/H)阶段,将模拟输入转换为 16 位数字输出。其并行输出可与微处理器高速接口。输入缩放器可处理 0 至 10V 的输入电压,同时仅使用单 +5V 模拟电源,通过衰减和移位模拟输入以匹配内部数模转换器(DAC)的输入范围,并且限制进入 AIN 的电流小于 2mA。
在跟踪模式下,内部保持电容获取模拟信号;在保持模式下,T/H 开关打开,电容 DAC 对模拟输入进行采样。在采集过程中,模拟输入(AIN)对电容 CHOLD 充电,采集结束于 CS 的第二个下降沿,此时 T/H 开关打开,CHOLD 上保留的电荷代表输入的采样值。在保持模式下,电容 DAC 在剩余的转换时间内进行调整,以使 T/H OUT 节点在 16 位分辨率的范围内恢复到零。
通过 R/C 位在 CS 的第二个下降沿选择待机模式或关机模式。每次转换后,MAX1177 根据 CS 第二个下降沿时 R/C 的状态自动进入待机模式(参考和缓冲器开启)或关机模式(参考和缓冲器关闭)。
MAX1177 生成内部转换时钟,减轻了微处理器运行 SAR 转换时钟的负担。从进入保持模式(CS 第二个下降沿)到转换结束(EOC 下降)的总转换时间最大为 4.7µs。
(overline{CS}) 和 (R/C) 控制 MAX1177 的采集和转换。CS 的第一个下降沿使器件上电,若 R/C 为低电平,则进入采集模式;若 R/C 为高电平,则忽略转换启动信号。如果从关机状态上电,在启动转换前,内部参考需要至少 12ms 来唤醒并稳定((C{REFADJ}=0.1 mu F),(C{REF}=10 mu F))。
MAX1177 具有可选的待机或低功耗关机模式。在待机模式下,ADC 的内部参考和参考缓冲器在转换之间不会掉电,无需等待参考上电即可进行下一次转换;关机模式在完成转换后会关闭参考和参考缓冲器,从关机状态上电并稳定需要至少 12ms((C{REFADJ}=0.1 mu F),(C{REF}=10 mu F))。在 CS 的第二个下降沿,R/C 为低电平使器件进入待机模式,R/C 为高电平则使器件进入关机模式,以实现最低电流运行。
EOC 信号用于标记转换完成,EOC 的下降沿表示数据有效并准备输出到总线。D0 - D15 是 MAX1177 的并行输出,为三态输出,可直接连接到微控制器 I/O 总线。在采集和转换期间,输出保持高阻抗。在 CS 的第三个下降沿且 R/C 为高电平时,数据加载到输出总线(经过 tDO 时间);将 CS 置为高电平会使输出总线回到高阻抗状态,然后等待 CS 的下一个下降沿开始下一个转换周期。HBEN 用于在高/低字节之间切换输出。
大多数应用需要输入缓冲放大器来实现 16 位精度并防止负载影响源信号。当输入信号进行多路复用时,应在采集后立即切换通道,而不是在转换接近结束或结束后切换,以便输入缓冲放大器有更多时间响应输入信号的大幅阶跃变化。输入放大器的压摆率必须足够高,以在采集时间开始前完成所需的输出电压变化。
为了获得最佳性能,应使用印刷电路板。避免模拟和数字线路相互平行,不要在 ADC 封装下方布置数字信号路径。使用独立的模拟和数字接地平面,并在尽可能靠近器件的位置将两个接地系统连接在一起。将数字信号路由远离敏感的模拟和参考输入,如果数字线路必须与模拟线路交叉,应采用直角交叉以最小化数字噪声耦合到模拟线路上。如果模拟和数字部分共享同一电源,可使用低阻值(10Ω)电阻或铁氧体磁珠将数字和模拟电源隔离。同时,ADC 对 AVDD 电源上的高频噪声敏感,应使用 0.1µF 电容与 1µF 至 10µF 的低 ESR 电容并联将 AVDD 旁路至 AGND,且电容引脚要尽量短,以减少杂散电感。
MAX1177 作为一款高性能的 16 位单电源 ADC,凭借其出色的性能指标、灵活的工作模式和丰富的应用特性,在众多领域具有广泛的应用前景。电子工程师在设计过程中,需要根据具体的应用需求,合理选择参考模式、掉电模式和输入缓冲方式,同时注重 PCB 布局和接地旁路等细节,以充分发挥 MAX1177 的性能优势。那么在你的实际项目中,是否遇到过类似 ADC 应用的挑战呢?你又是如何解决的呢?欢迎在评论区分享你的经验和见解。
全部0条评论
快来发表一下你的评论吧 !