MAX19588:高动态范围16位100Msps ADC的卓越之选

电子说

1.4w人已加入

描述

MAX19588:高动态范围16位100Msps ADC的卓越之选

在电子设计领域,高性能的模拟 - 数字转换器(ADC)一直是众多应用的核心组件。今天,我们就来深入探讨一下Maxim公司的MAX19588,一款具备高动态范围、16位分辨率和100Msps采样率的ADC,它以 -82dBFS的超低噪声底限,为多通道、多模式接收器等应用带来了出色的解决方案。

文件下载:MAX19588.pdf

一、产品概述

MAX19588是一款3.3V供电的高速、高性能ADC,它集成了全差分宽带跟踪保持(T/H)放大器和16位转换核心。该产品专为多通道、多模式接收器设计,能够满足严苛的动态性能要求,其 -82dBFS的噪声底限使得设计具备卓越灵敏度的接收器成为可能。

在100Msps的采样率下,当输入频率 (f_{IN}=70MHz) 时,MAX19588可实现79dB的信噪比(SNR)和82.1dBc/97.7dBc的单音无杂散动态范围(SFDR1/SFDR2)。不仅在第二奈奎斯特区域表现出色,对于高IF输入频率也有良好的适应性,例如在130MHz输入频率下,能达到82.3dBc的SFDR,且SNR性能在高达175MHz时保持稳定(波动在2.3dB以内),非常适合高性能数字接收器应用。

二、产品特性

2.1 高性能指标

  • 高采样率:具备100Msps的转换速率,能够快速处理输入信号。
  • 低噪声特性:噪声底限低至 -82dBFS,在不同输入频率下都能保持良好的信噪比。例如,在 (f{IN}=10MHz) 时,SNR可达79.4dB;在 (f{IN}=70MHz) 时,SNR为79dB。
  • 出色的动态范围:SFDR1/SFDR2在不同输入频率下表现优异,如在 (f{IN}=10MHz) 时为93.2dBc/102.5dBc;在 (f{IN}=70MHz) 时为82.1dBc/97.7dBc。
  • 低采样抖动:采样抖动小于0.1ps,确保了信号采样的准确性。

2.2 电气特性

  • 电源要求:模拟电源电压为3.3V(AVDD、AVDDA),数字电压为1.8V(DVDD)。
  • 输入范围:全差分模拟输入电压范围为2.56VP - P,输入跟踪保持级具有600MHz的满量程、全功率带宽。
  • 输出格式:采用并行、低电压CMOS兼容输出,以二进制补码形式输出数据。

2.3 封装与温度范围

产品采用8mm x 8mm、56引脚的薄型QFN封装,带有外露焊盘(EP)以降低热阻,适用于扩展工业温度范围( - 40°C至 + 85°C)。

三、应用领域

MAX19588的高性能使其在多个领域得到广泛应用:

  • 通信领域:如蜂窝基站收发系统(BTS)、无线本地环路(WLL)、多载波接收器和多标准接收器等,能够满足通信系统对信号处理的高要求。
  • 定位系统:E911定位接收器,为定位系统提供高精度的信号转换。
  • 仪器仪表:高性能仪器中,可实现精确的数据采集和处理。
  • 天线阵列处理:在天线阵列处理中,对信号进行高效转换和处理。

四、设计要点

4.1 模拟输入设计

MAX19588的信号输入(INP和INN)为平衡差分输入,这种配置能有效抑制共模噪声耦合和偶次谐波项。输入信号应采用交流耦合,并确保精确平衡,以实现最佳动态性能。同时,要避免向这些模拟输入注入直流泄漏电流,超过10µA的直流泄漏电流会影响转换器的性能。

4.2 时钟输入设计

时钟输入(CLKP和CLKN)采用交流耦合的差分信号,最佳性能在这种条件下实现。若使用单端时钟源,可通过变压器将其转换为差分信号。时钟信号的零交叉处应有较高的转换速率,以减少时钟抖动。为避免时钟输入的差分模式噪声影响SNR性能和产生谐波失真,时钟线应与模拟信号输入和数字输出良好隔离。

4.3 电源旁路设计

在电源线上使用220µF电容(以及47µF和2µF等较小值)进行低频旁路,同时在每个电源引脚或引脚组附近放置小值(0.01µF和0.1µF)、低电感的表面贴装电容,以衰减高频电源噪声。此外,还可使用铁氧体磁珠增强电源旁路效果。

4.4 信号路由设计

为保证良好的偶次失真性能,信号线路(连接INP和INN输入的走线)应尽可能对称,且与电源线和时钟线隔离。时钟线可布置在底层(层6),通过靠近器件的过孔连接到ADC。数字输出走线应尽量短,以减少电容负载。

4.5 接地设计

推荐使用单一、不间断的接地平面,MAX19588的外露焊盘应直接焊接到第一层的接地焊盘,并通过过孔连接到第二层的接地平面,以提供良好的电气和热连接。

五、测试要点

由于MAX19588具有极低的热噪声底限( - 82dBFS)和低抖动(<100fs),测试系统的局限性可能会掩盖其真实性能。为准确测试其性能,可采用改进的测试系统,如使用窄带锁相环(PLL)来降低系统抖动。在测试过程中,要注意输入信号源和时钟信号源的选择,确保其具有低抖动性能。

六、总结

MAX19588以其卓越的性能和丰富的特性,为电子工程师在设计高性能数字接收器等应用时提供了一个可靠的选择。在实际设计过程中,我们需要充分考虑其模拟输入、时钟输入、电源旁路、信号路由和接地等方面的设计要点,同时采用合适的测试方法,以确保其性能得到充分发挥。你在使用类似ADC时遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分