MAX1422:12位、20Msps、3.3V低功耗ADC的深度解析

电子说

1.4w人已加入

描述

MAX1422:12位、20Msps、3.3V低功耗ADC的深度解析

在电子设计领域,模拟 - 数字转换器(ADC)是连接现实世界模拟信号与数字系统的关键桥梁。今天我们要深入探讨的是MAXIM公司的一款高性能ADC——MAX1422,它在成像和数字通信等领域有着广泛的应用。

文件下载:MAX1422.pdf

一、产品概述

MAX1422是一款3.3V、12位的ADC,采用了全差分输入、12级流水线架构,拥有宽带跟踪 - 保持(T/H)功能和数字误差校正。该架构不仅实现了高速转换,还能有效降低功耗,非常适合对功耗和动态性能有较高要求的应用场景。

性能参数

  • 供电与功耗:仅需单一3.3V电源供电,在输入频率为5MHz、采样频率为20Msps时,功耗仅137mW,同时还具备参考电源关断和完全关断两种低功耗模式,进一步降低功耗。
  • 信号处理能力:在5MHz输入频率下,可实现67dB(典型值)的信噪比(SNR),小信号 -3dB带宽达400MHz,展现出优秀的信号处理能力。
  • 参考电压:内部集成2.048V精密带隙基准,为ADC提供稳定的满量程范围,同时支持灵活的参考结构,可根据需求选择内部或外部应用的缓冲或非缓冲参考。

二、产品特性

1. 低功耗设计

MAX1422在实现高性能的同时,非常注重功耗控制。除了正常工作模式下的低功耗表现,还提供了参考电源关断和完全关断两种模式。在参考电源关断模式下,内部带隙基准停用,可使电源电流典型值降低2mA;完全关断模式则适用于闲置期,可最大程度节省功耗。

2. 宽频带输入

其全差分输入级具有400MHz的小信号 -3dB带宽,并且支持单端输入,能适应不同的信号输入方式,满足多样化的应用需求。

3. 灵活的参考结构

内部2.048V精密带隙基准为ADC提供了稳定的满量程范围。同时,对于需要更高精度或不同输入电压范围的应用,可通过REFIN引脚灵活调整参考电压,支持内部或外部应用的缓冲或非缓冲参考。

4. 封装与温度范围

采用7mm × 7mm × 1.4mm的48引脚TQFP封装,节省空间。并且有商业(0°C至 +70°C)和扩展工业(-40°C至 +85°C)两种温度范围可供选择,适应不同的工作环境。

三、电气特性

1. 直流精度

  • 分辨率:12位分辨率确保了高精度的信号转换。
  • 线性度:差分非线性(DNL)在整个温度范围内最大为±0.5 LSB,积分非线性(INL)最大为±2 LSB,保证了转换的准确性。
  • 偏移与增益误差:中值偏移(MSO)最大为±0.75% FSR,增益误差(GE)在不同参考条件下也有明确的范围,并且增益误差温度系数(GETC)为15 × 10⁻⁶ %/°C,确保了在不同温度下的稳定性。

2. 动态性能

  • 信噪比(SNR):在5MHz输入频率下,典型值为67dB,展现出良好的抗噪声能力。
  • 无杂散动态范围(SFDR):同样在5MHz输入频率下,典型值为74dBc,有效抑制了杂散信号。
  • 总谐波失真(THD):在5MHz输入频率下,典型值为 -63dBc,保证了信号的纯净度。

3. 输入输出特性

  • 模拟输入:输入电阻为61kΩ,输入电容为4pF,共模输入电压范围为VCML ± 5%,差分输入范围为±VDIFF,能适应不同的信号输入。
  • 数字输出:提供并行、偏移二进制、CMOS兼容的三态输出,输出逻辑高(VOH)和输出逻辑低(VOL)满足标准要求,并且输出电容较小,有利于信号传输。

四、工作原理

1. 流水线架构

MAX1422采用12级全差分流水线架构,每个采样信号每半个时钟周期移动一个流水线阶段。通过2位(2比较器)闪存ADC将输入电压转换为数字代码,再经过数模转换器(DAC)将数字化结果转换回模拟电压,与原始输入信号相减得到误差信号,该误差信号乘以2后传递到下一个流水线阶段,重复此过程直到信号经过所有12个阶段,每个阶段提供1位分辨率。同时,数字误差校正可补偿每个流水线阶段的ADC比较器偏移,确保无丢失代码。

2. 输入跟踪 - 保持电路

在跟踪模式下,多个开关闭合,全差分电路将输入信号采样到两个电容上。随后,开关状态改变,OTA将电容充电到与采样值相同的值,并将其提供给第一级量化器,从而隔离流水线与快速变化的输入信号。该电路的宽输入带宽使MAX1422能够跟踪和采样/保持高于奈奎斯特频率的模拟输入信号。

五、应用电路与设计要点

1. 典型应用电路

  • 单端转差分转换:通过内部参考提供AVDD/2输出电压进行电平转换,输入信号经过缓冲、分裂和低通滤波处理,可有效抑制高速运放带来的宽带噪声。
  • 变压器耦合:使用RF变压器将单端信号转换为全差分信号,中心抽头连接到CML可提供AVDD/2的直流电平偏移。全差分输入信号可提高SFDR和THD性能,尤其在高频输入时效果更明显。
  • 单端交流耦合输入:采用MAX4108运放实现单端交流耦合输入,该配置具有高速、高带宽、低噪声和低失真的特点,能保持输入信号的完整性。

2. 设计要点

  • 接地与旁路:MAX1422需要高速电路板布局设计,旁路电容应尽可能靠近器件,采用表面贴装器件以减小电感。REFP、REFN、REFIN和CML应通过0.22µF和1nF的电容网络旁路到AGND,AVDD和DVDD也应采用类似的旁路网络。
  • 时钟输入:CLK和CLK输入可接受单端和差分输入,时钟信号应具有低抖动和快速上升/下降时间,时钟输入应被视为模拟输入,远离其他模拟或数字信号线。
  • 输出负载:数字输出D0 - D11的电容负载应尽可能低(≤10pF),可使用数字缓冲器进一步隔离数字输出与重电容负载,同时在数字输出路径中添加100Ω串联电阻可提高动态性能。

六、总结

MAX1422以其高性能、低功耗和灵活的参考结构,成为成像和数字通信等领域的理想选择。在实际应用中,通过合理的电路设计和布局,能够充分发挥其优势,为电子系统提供高精度的模拟 - 数字转换解决方案。各位工程师在使用过程中,不妨多尝试不同的应用电路和设计方法,挖掘MAX1422更多的潜力。你在使用类似ADC时遇到过哪些问题呢?欢迎在评论区分享你的经验和见解。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 相关推荐
  • 热点推荐
  • max1422

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分