电子说
在电子设计领域,模数转换器(ADC)是连接模拟世界和数字世界的关键桥梁。今天,我们聚焦于MAXIM公司的MAX1446,一款10位、60Msps、3.0V的低功耗ADC,深入探讨其特性、工作原理及应用场景。
文件下载:MAX1446.pdf
MAX1446是一款专为成像和数字通信等低功耗、高动态性能应用优化的ADC。它采用单2.7V至3.6V电源供电,在20MHz输入频率下可提供59.5dB的信噪比(SNR),仅消耗90mW功率。其全差分输入级具有400MHz、 -3dB带宽,支持单端输入操作,还具备5µA的掉电模式,适用于空闲时段。内部集成2.048V精密带隙基准,可设置ADC满量程范围,同时支持灵活的基准结构,以满足不同应用的精度和输入电压范围要求。
除了标准的60Msps MAX1446,还有引脚兼容的不同速度版本可供选择,如40Msps的MAX1444、80Msps的MAX1448和105Msps的MAX1449。
MAX1446采用10级全差分流水线架构,每个样本每半个时钟周期通过一个流水线阶段。经过输出锁存器的延迟后,时钟周期延迟为5.5个周期。在每个阶段,1.5位(2比较器)闪存ADC将输入电压转换为数字代码,然后通过数模转换器(DAC)将数字化结果转换回模拟电压,与原始输入信号相减得到误差信号,乘以2后传递到下一阶段,重复此过程直至所有10个阶段处理完毕。数字误差校正可补偿每个流水线阶段的ADC比较器偏移,确保无漏码。
输入跟踪保持(T/H)电路在跟踪模式下,通过闭合多个开关将输入信号采样到两个电容上,设置放大器输入的共模电压。然后打开部分开关,闭合其他开关,将电容充电到与原始输入相同的值,并将其提供给第一级量化器,隔离流水线与快速变化的输入。宽输入带宽的T/H放大器使MAX1446能够跟踪和采样高频模拟输入。
MAX1446的满量程范围由REFP和REFN之间的内部生成电压差决定,可通过REFIN引脚进行用户调整。它提供三种基准操作模式:
CLK输入接受CMOS兼容时钟信号,由于器件的级间转换依赖于外部时钟的上升和下降沿的重复性,因此应使用低抖动、快速上升和下降时间(<2ns)的时钟。采样发生在时钟信号的下降沿,时钟抖动对ADC的SNR性能有重要影响,计算公式为 (SNR = 20 × log left(frac{1}{2 × pi × f{N} × t{A J}}right)) ,在欠采样应用中时钟抖动尤为关键。
所有数据输出(D0 - D9)与TTL/CMOS逻辑兼容,采样与有效输出数据之间有5.5个时钟周期的延迟,输出编码为直偏移二进制。当OE和PD(掉电)为高电平时,数字输出进入高阻抗状态;若OE为低电平,PD为高电平,输出将锁存到掉电前的最后一个值。为避免大的数字电流反馈到模拟部分,应尽量降低数字输出的电容负载(< 15 pF),可使用缓冲器进一步隔离。
典型应用电路中,内部基准提供 (V_{DD}/2) 输出电压用于电平转换。输入信号经过缓冲后分为电压跟随器和反相器,后面跟随低通滤波器以抑制高速运算放大器产生的宽带噪声。用户可选择RISO和CIN值来优化滤波器性能。
RF变压器可将单端源信号转换为全差分信号,满足MAX1446的最佳性能要求。将变压器的中心抽头连接到COM可提供 (V_{DD}/2) 的直流电平转换。使用升压变压器可降低驱动要求,减少输入驱动器的信号摆幅可改善整体失真。
采用MAX4108运算放大器提供高速、高带宽、低噪声和低失真,以保持输入信号的完整性。
MAX1446需要高速电路板布局设计技术,应将所有旁路电容尽可能靠近器件放置,最好与ADC在同一侧,使用表面贴装器件以减小电感。对VDD、REFP、REFN和COM使用两个并联的0.1µF陶瓷电容和一个2.2µF双极性电容旁路到地,对数字电源(OVDD)到OGND也遵循相同规则。
时钟输入应被视为模拟输入,远离任何模拟输入或其他数字信号线,以减少干扰。
尽量降低数字输出的电容负载,可使用缓冲器和小串联电阻(如100Ω)来改善动态性能。
MAX1446凭借其高性能、低功耗和灵活的配置,在成像、通信等领域具有广泛的应用前景。电子工程师在设计过程中,需充分理解其特性和工作原理,合理应用于具体项目中,以实现最佳性能。你在使用类似ADC时遇到过哪些问题呢?欢迎在评论区分享你的经验。
全部0条评论
快来发表一下你的评论吧 !