AD9171:高性能双路16位6.2 GSPS RF DAC的技术剖析与应用指南

电子说

1.4w人已加入

描述

AD9171:高性能双路16位6.2 GSPS RF DAC的技术剖析与应用指南

在高速无线通信和仪器仪表领域,高性能的RF DAC扮演着至关重要的角色。今天,我们就来深入探究一款热门的产品——AD9171,一款高性能双路16位6.2 GSPS RF DAC,了解它的特性、工作原理、性能指标以及实际应用中的要点。

文件下载:AD9171.pdf

1. AD9171简介

AD9171是一款专为单频段无线应用打造的高性能双路16位数字 - 模拟转换器(DAC),支持高达6.2 GSPS的DAC采样率。其拥有8通道、15.4 Gbps的JESD204B数据输入端口,片上集成高性能DAC时钟乘法器和针对单频段直连射频(RF)无线应用的数字信号处理能力。这使得它在无线通信基础设施、单频段基站无线电以及仪器仪表、自动测试设备(ATE)等领域都有广泛的应用潜力。

2. 主要特性亮点

2.1 数据输入与处理

  • 单通道数据支持:每个RF DAC配备1个复数数据输入通道,最高支持516 MSPS的复数输入数据速率,且每个输入通道都有独立的NCO,为频率规划提供了极大的灵活性。
  • 高速接口:采用灵活的8通道、15.4 Gbps JESD204B接口,支持单频段应用场景,还支持12位高密度模式,有效提升数据吞吐量。

2.2 高性能设计

  • 低杂散与失真:采用专有设计,能有效降低杂散和失真。在1.8 GHz、 - 7 dBFS/音RF输出条件下,2音IMD可达 - 83 dBc,SFDR小于 - 80 dBc。
  • 多芯片同步:支持多芯片同步,能够实现多个DAC的同步操作,并为DAC建立恒定且确定的延迟路径,确保数据的准确传输。

2.3 功耗与封装优势

  • 低功耗:在6 GSPS单通道模式下功耗仅1.45 W,能有效降低系统的整体功耗。
  • 紧凑封装:采用10 mm × 10 mm、144球BGA_ED封装,且带有金属增强散热盖,不仅尺寸紧凑,还能保证良好的散热性能。

3. 工作原理详解

3.1 数字数据路径

AD9171的数字数据路径由可旁路的通道数据路径和通向模拟DAC核心的主DAC数据路径组成。通道数据路径包含可编程增益级、复数内插块和48位复数NCO,可独立配置增益和NCO参数。主DAC数据路径包含功率放大器(PA)保护块、复数主数据路径内插块、48位复数主数据路径NCO和斜坡上升/下降增益块,同样可独立配置相关参数。

3.2 JESD204B接口

该接口由物理层、数据链路层和传输层组成。物理层负责建立可靠的通道,数据链路层负责解包和扰码数据,传输层将解扰后的JESD204B帧转换为DAC样本。通过多个JESD204B参数定义数据的打包方式,支持多种单链路和双链路模式选择,以适应不同的应用需求。

3.3 时钟与同步

输入数据的时钟来源于DAC时钟,可通过片上PLL生成或直接使用外部高保真DAC采样时钟。设备支持JESD204B Subclass 0和Subclass 1操作,Subclass 1模式可通过外部低抖动SYSREF±信号实现确定性延迟,确保多设备之间的同步。

4. 性能参数分析

4.1 DC参数

  • 分辨率与精度:具有16位分辨率,积分非线性(INL)和差分非线性(DNL)均为 ± 7 LSB,保证了较高的转换精度。
  • 模拟输出:模拟输出的增益误差在使用内部ISET参考时为 ± 15 %,满量程输出电流可通过RSET电阻进行调整,差分阻抗为100 Ω。

4.2 AC参数

  • 无杂散动态范围(SFDR):在不同频率和输出电平下,SFDR表现出色。例如,在单音、6000 MSPS、 - 7 dBFS且shuffle启用的模式0下,fOUT为100 MHz时SFDR可达 - 85 dBc。
  • 邻道泄漏比(ACLR)和三阶互调失真(IMD):在适当的测试条件下,ACLR和IMD都能满足高性能应用的要求,确保信号的高质量输出。

5. 实际应用考虑

5.1 电源供应

所有AD9171的电源域都应尽可能保持无噪声,以确保最佳性能。建议在电源输出端使用LC滤波器,并将其尽可能靠近AD9171放置。对于对噪声敏感的AVDD1.0和AVDD1.8电源,推荐使用超低噪声稳压器,如ADP1763和ADM7154,以实现最佳的相位噪声性能。

5.2 PCB布局

  • JESD204B接口布线:在布局JESD204B串行接口传输线时,需考虑插入损耗、回波损耗、信号偏移和差分走线拓扑等因素。应尽量缩短差分走线长度,选择低介电常数的PCB材料,合理处理过孔,以减少插入损耗和阻抗不匹配。
  • 时钟和控制信号:对于SYSREF±、SYNCOUTx±和CLK±等信号,应采用受控阻抗走线,并与潜在的噪声源隔离,确保信号的稳定性和准确性。

5.3 启动序列

AD9171上电后,需要按照特定的步骤对其进行编程,以使其进入正常工作状态。启动序列包括电源上电、DAC PLL配置、延迟锁定环路(DLL)配置、校准、JESD204B模式设置等多个步骤,每个步骤都需要精确的寄存器写入和适当的延时,以确保设备的稳定运行。

6. 总结

AD9171凭借其高采样率、低杂散失真、灵活的接口配置和低功耗等优势,在无线通信和仪器仪表等领域展现出了强大的竞争力。然而,在实际应用中,工程师需要充分考虑其电源供应、PCB布局和启动序列等方面的要求,以确保设备能够发挥出最佳性能。希望通过本文的介绍,能帮助电子工程师更好地了解和应用AD9171,在实际项目中取得理想的效果。大家在使用AD9171过程中遇到过哪些有趣的问题或者有独特的应用经验呢?欢迎在评论区分享交流!

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分