电子说
在电子工程领域,时钟发生器扮演着至关重要的角色,尤其是对于那些对时钟精度和稳定性有极高要求的应用场景。今天,我们就来深入探讨一下Analog Devices推出的AD9540,一款专门为满足高性能数据转换器严格时钟要求而设计的655 MHz低抖动时钟发生器。
文件下载:AD9540.pdf
AD9540拥有一系列令人瞩目的特性,使其在众多时钟发生器中脱颖而出。
AD9540的广泛应用领域充分展示了其强大的适应性和高性能。
PLL(锁相环)电路是AD9540的核心部分之一,它主要由RF分频器、48位DDS核心、14位可编程延迟调整、10位DAC(数模转换器)、相位频率检测器和可编程输出电流电荷泵组成。
片上的电流模式逻辑(CML)驱动能够产生非常低抖动的时钟边沿。其输出电流可通过在DRV_RSET引脚连接电阻进行编程,还可以独立编程上升沿和下降沿的转换速率,以控制过冲和振铃。CML驱动可以由RF分频器输入、RF分频器输出或CLK2输入驱动。
DDS(直接数字频率合成)技术实现了设备内的精确频率分频。通过向48位累加器加载频率调谐字,控制累加器的溢出率,从而生成所需的频率。累加器的输出经过相位偏移调整后,通过相位 - 幅度转换块转换为幅度字,再输入到10位DAC中。DAC将数字信号转换为模拟信号,输出重构的正弦波,需要通过负载电阻进行滤波以去除高频杂波。
在这种配置中,M = 1,N = 16,R = 4,DDS调谐字为 ¼,使得CLOCK1’的频率等于CLOCK1的频率。通过DDS的相位调整,可以实现CLOCK1’相对于CLOCK1的14位可编程上升沿延迟。
将AD9540配置为光网络时钟,可用于生成622 MHz的OC12时钟。同时,DDS可以编程输出8 kHz作为子系统中其他电路的基准参考。
该环路利用DDS的精确频率分频(48位)和频率扫描功能。通过编程DDS从24 MHz扫描到25 MHz,可以使VCO的输出从2.7 GHz扫描到2.6 GHz。
将AD9540配置为使用DDS作为PLL的精确参考。由于VCO频率小于655 MHz,可直接将其输入到相位频率检测器的反馈路径中。
利用AD9540的PLL部分生成LO,DDS部分生成调制后的基带信号,再通过外部混频器在RF ISM频段进行简单的调制。
AD9540通过一系列寄存器进行配置和控制,包括Control Function Register 1(CFR1)、Control Function Register 2(CFR2)等。
主要用于控制各种功能、特性和操作模式。例如,通过设置CFR1[3]可以启用自动同步功能,使设备自动将内部SYNC_CLK与外部参考信号同步;通过设置CFR1[15]可以选择串行数据传输的模式(MSB先传或LSB先传)。
主要控制模拟和时序功能。例如,通过CFR2[39]可以对DAC部分进行掉电控制;通过CFR2[22:21]可以控制RF分频器的分频比。
AD9540在各种性能指标上表现出色,如总系统抖动、相位噪声、时钟驱动器的上升和下降时间等。在不同的频率和测试条件下,其各项性能指标都能满足严格的要求。
AD9540是一款功能强大、性能卓越的时钟发生器,在高性能数据转换、通信、仪器仪表等众多领域都有着广泛的应用前景。通过深入了解其特性、工作原理、应用电路和寄存器配置,电子工程师可以更好地发挥其优势,为设计出高性能的电子系统提供有力支持。大家在实际应用中有没有遇到什么问题或者有什么独特的使用经验呢?欢迎在评论区分享交流。
全部0条评论
快来发表一下你的评论吧 !