电子说
在电子设计领域,高速D/A转换器扮演着至关重要的角色,它能够将数字信号转换为模拟信号,广泛应用于通信、数字合成等众多领域。今天,我们将深入探讨一款高性能的10位、300 MSPS高速TxDAC+ D/A转换器——AD9751。
文件下载:AD9751.pdf
AD9751是一款双复用端口、超高速、单通道的10位CMOS DAC,它将高质量的10位TxDAC+核心、电压基准和数字接口电路集成在一个小巧的48引脚LQFP封装中。这款转换器具有诸多出色的特性,使其在高速应用中表现卓越。
AD9751的高性能使其在多个领域得到广泛应用,包括通信领域的本地多点分配系统(LMDS)、本地多点通信系统(LMCS)、多路微波分配系统(MMDS),以及基站、数字合成、正交幅度调制(QAM)和正交频分复用(OFDM)等。
AD9751采用分段电流源架构,结合专有开关技术,有效减少毛刺能量,提高动态精度。其模拟和数字部分具有独立的电源输入,可在3.0 V至3.6 V的范围内独立工作。数字部分由边沿触发锁存器和分段解码逻辑电路组成,能够以300 MSPS的时钟速率运行;模拟部分包括PMOS电流源、相关差分开关、1.20 V带隙电压基准和基准控制放大器。
AD9751内部包含1.20 V带隙基准,可轻松被外部基准驱动而不影响性能。REFIO引脚可作为输入或输出,根据使用内部或外部基准而定。使用内部基准时,只需将REFIO引脚通过0.1 μF电容去耦到ACOM即可;使用外部基准时,可将低阻抗外部基准应用于REFIO引脚,以提高精度和漂移性能或进行增益控制。
基准控制放大器用于调节DAC的满量程输出电流 (I{OUTFS}),它被配置为电压 - 电流转换器,通过外部电阻 (R{SET}) 和基准电压 (V{REFIO}) 确定参考电流 (I{REF}),进而设置满量程电流 (I{OUTFS})。该放大器允许 (I{OUTFS}) 在2 mA至20 mA的范围内进行10:1的宽调节,为应用带来了诸多好处,如降低功耗和实现系统增益控制。
PLL是AD9751运行的关键部分,它为边沿触发锁存器、多路复用器和DAC提供内部同步的2倍时钟。当PLLVDD连接到电源电压时,AD9751处于PLL激活模式。PLL由相位检测器、电荷泵、压控振荡器(VCO)、输入数据速率范围控制、时钟逻辑电路和控制输入/输出组成。通过设置DIV0和DIV1的逻辑电平,可以确定范围控制器的分频比,从而实现不同的输入时钟频率范围。
在PLL激活模式下,端口1和端口2的输入锁存器在CLK的上升沿更新,数据在经过短传播延迟后更新DAC输出。由于内部PLL的存在,数据写入DAC锁存器的时间与CLK的占空比无关。当PLL禁用时,需要外部时钟以所需的DAC输出更新速率驱动CLK输入,此时DIV0和DIV1用于设置输入多路复用器的控制模式,实现数据的交织或非交织。
AD9751提供互补电流输出 (I{OUTA}) 和 (I{OUTB}),其输出电流是输入代码和满量程电流 (I{OUTFS}) 的函数。通过合理选择负载电阻 (R{LOAD}),可以将电流输出转换为电压输出。差分操作可以有效抵消共模误差源,提供两倍的信号功率到负载,同时通过选择温度跟踪电阻可以提高增益漂移温度性能。
AD9751的模拟输出可配置为单端或差分操作。差分操作可以增强失真和噪声性能,减少共模误差源。输出阻抗由PMOS开关的等效并联组合决定,通常为100 kΩ与5 pF并联。为了实现最佳性能,需要注意输出电压的正负合规范围,避免超出范围影响线性度和失真性能。
AD9751的数字输入由两个10位数据输入通道和一对差分时钟输入引脚组成。数据输入采用标准的直二进制编码,支持高达150 MSPS的输入数据速率,DAC输出更新速率可达300 MSPS。数字输入与CMOS兼容,逻辑阈值约为数字正电源(DVDD)的一半。时钟输入可以是单端或差分信号,为了实现最佳抖动性能,采用了独立的电源供电。
通过一系列的典型性能曲线,我们可以直观地了解AD9751在不同条件下的性能表现。例如,单音SFDR与输出频率的关系曲线显示了在不同采样率下,SFDR随输出频率的变化情况;SINAD与采样率的关系曲线则展示了系统的信号与噪声和失真比随采样率的变化趋势。这些曲线为工程师在设计过程中提供了重要的参考依据。
AD9751-EB评估板为工程师提供了一个方便的平台,用于评估AD9751在不同工作模式下的性能。通过合理设置评估板上的跳线和元件,可以实现差分或单端输出的评估,以及PLL的启用或禁用。评估板还提供了数字数据和时钟输入的接口,方便工程师进行测试和验证。
在设计过程中,电源和接地的处理至关重要。AD9751具有独立的模拟和数字电源及接地引脚,以优化系统中模拟和数字接地电流的管理。为了减少电源噪声对DAC输出的影响,需要采用适当的电源旁路和接地技术,如使用差分LC滤波器和低ESR电容。
AD9751的输出可以配置为多种形式,包括差分耦合(使用变压器或运算放大器)和单端输出。差分耦合可以提供更好的失真性能,适用于需要高动态性能的应用;单端输出则适用于需要单极性电压输出的应用。在选择输出配置时,需要根据具体的应用需求和系统要求进行综合考虑。
AD9751作为一款高性能的高速D/A转换器,具有高分辨率、高速转换、优异的动态性能、低功耗等诸多优点。其灵活的架构和丰富的功能使其在通信、数字合成等领域具有广泛的应用前景。通过深入了解AD9751的技术细节和性能特点,工程师可以更好地将其应用于实际设计中,实现高性能的电子系统。
在实际应用中,我们需要根据具体的需求和场景,合理选择输出配置、电源和接地方案,以充分发挥AD9751的性能优势。同时,通过评估板的使用,我们可以快速验证和优化设计,提高开发效率。希望本文能够为电子工程师在使用AD9751进行设计时提供有价值的参考。
你在使用AD9751进行设计时遇到过哪些挑战?你认为它在哪些方面还有进一步改进的空间?欢迎在评论区分享你的经验和想法。
全部0条评论
快来发表一下你的评论吧 !