深入解析MAX5306/MAX5307:低功耗、低毛刺八通道12位电压输出DAC

电子说

1.4w人已加入

描述

深入解析MAX5306/MAX5307:低功耗、低毛刺八通道12位电压输出DAC

在电子设计领域,数模转换器(DAC)是连接数字世界和模拟世界的关键桥梁。今天我们要深入探讨的是MAXIM公司的MAX5306/MAX5307,这两款低功耗、低毛刺的八通道12位电压输出DAC,它们在众多应用场景中都有着出色的表现。

文件下载:MAX5306.pdf

一、产品概述

MAX5306/MAX5307采用节省空间的16引脚TSSOP封装,集成了八个12位DAC。其供电电压范围为+2.7V至+5.5V,每路DAC的最大供电电流小于215µA,非常适合低功耗和低电压应用。同时,它们的低毛刺能量(小于2nV/s)使其成为快速响应闭环系统数字控制的理想选择。

不同型号特点

  • MAX5306:具有数字输出(DOUT),可用于多个器件的菊花链连接。
  • MAX5307:拥有硬件复位输入(CLR),可将所有寄存器和DAC清零。

这两款器件都具备软件关断功能,可将供电电流降至1µA,还具有负载DAC(LDAC)功能,能同时更新所有八个DAC的输出。

二、产品特性

1. 高度集成

在16引脚TSSOP(6.4mm x 5mm)封装内集成了八个12位DAC,大大节省了电路板空间。

2. 超低毛刺能量

小于2nV/s的超低毛刺能量,减少了信号干扰,提高了系统的稳定性。

3. 低总供电电流

在(V{REF}=V{DD}=+5.5V)时,最大总供电电流为1.7mA。

4. 宽供电范围

+2.7V至+5.5V的宽单电源范围,增强了器件的适应性。

5. 快速建立时间

仅需5µs的快速建立时间,能够满足快速响应系统的需求。

6. 软件可选关断模式

关断模式下电流小于1µA,有效降低功耗。

7. 兼容多种接口

15MHz的3线SPI、QSPI和MICROWIRE兼容串行接口,方便与各种微控制器和数字信号处理器连接。

8. 上电复位至零刻度

确保系统上电时DAC输出为零,提高了系统的安全性。

三、电气特性

1. 静态精度

  • 分辨率:12位,能够提供较高的精度。
  • 积分非线性(INL):最大±4 LSB。
  • 差分非线性(DNL):保证单调,最大±1.0 LSB。
  • 偏移误差:最大±60mV。
  • 增益误差:最大±1% of FS。

2. 参考输入

  • 参考输入电压范围:0.8V至(V_{DD})。
  • 参考输入阻抗:典型值200kΩ。
  • 参考电流(掉电模式):最大10µA。

3. DAC输出

  • 输出电压范围:无负载时为0.020V至(V_{DD} - 0.020V)。
  • 直流输出阻抗:典型值0.5Ω。
  • 容性负载:最大500pF。
  • 阻性负载:典型值2kΩ。
  • 短路电流:(V{DD}= +5V)时为33mA,(V{DD}= +2.7V)时为20mA。
  • 唤醒时间:从关断模式唤醒仅需24µs。

4. 动态性能

  • 电压输出压摆率:1V/µs。
  • 电压输出建立时间:400hex到C00hex为5µs。
  • 数字馈通:代码0时,所有数字输入从0V到(V_{DD})为0.5nV/s。
  • DAC毛刺脉冲:主要进位转换时为2nV/s。
  • DAC输出噪声:600pVp-p。
  • DAC间串扰:0.5nV/s。

5. 电源要求

  • 供电电压范围:2.7V至5.5V。
  • 无负载时供电电流:在不同条件下有所不同,关断模式下为1至10µA。

6. 时序特性

  • 串行时钟频率:最大15MHz。
  • SCLK脉冲宽度高:33ns。
  • SCLK脉冲宽度低:33ns。
  • CS下降到SCLK下降建立时间:16ns。
  • SCLK下降到CS上升建立时间:20ns。
  • LDAC脉冲宽度低:20ns。
  • CLR脉冲宽度低(MAX5307):20ns。

四、引脚描述

引脚 名称 功能
1 SCLK 串行时钟输入,串行数据在SCLK下降沿加载。
2 DIN 串行数据输入
3 LDAC 负载DAC,异步低电平有效输入,可同时更新DAC输出。
4 REF 参考电压输入
5 - 12 OUT_ 模拟输出信号
13 GND 接地
14 VDD 电源,需用0.1µF电容旁路到GND。
15 DOUT(MAX5306) 数据输出,在SCLK下降沿更新。
CLR(MAX5307) 异步清除DAC,低电平有效,可清除所有DAC和寄存器,将输出复位到零。
16 CS 片选输入(低电平有效)

五、详细工作原理

1. 功能框图

MAX5306/MAX5307采用双缓冲设计,包含一个16位串行到并行移位寄存器、八个输入寄存器、八个DAC寄存器和八个输出缓冲放大器。移位寄存器将16位串行字转换为并行数据,时钟速率最高可达15MHz。

2. 串行接口配置

3线串行接口与MICROWIRE、SPI、QSPI和DSP兼容。片选输入(CS)用于帧同步,数据在SCLK下降沿同步移位并锁存到输入寄存器。每个串行字为16位,前四位为控制字,后12位为数据位。

3. 关断模式

MAX5306/MAX5307具有三种软件控制的关断模式,可将供电电流降至小于1µA。其中两种模式下,DAC输出通过1kΩ或100kΩ(默认)电阻接地,另一种模式下DAC输出为高阻抗。

4. 串行数据输出(DOUT)

MAX5306的DOUT引脚跟随DIN,有16个时钟周期的延迟,可用于菊花链连接多个器件,也可用于监测串行接口通信。

5. 硬件清除(CLR)

MAX5307的CLR输入为低电平时,可清除所有内部寄存器,关闭所有DAC,并将输出通过100kΩ电阻接地。

6. 参考输入

外部参考输入的典型输入阻抗为200kΩ,输入电压范围为800mV至(V{DD}),(V{DD})可作为参考电压,此时DAC输出与(V_{DD})成比例。

7. 输出缓冲

轨到轨缓冲放大器在电阻负载大于2kΩ、电容负载小于500pF的任何组合下都能保持稳定。在200pF电容负载下,输出缓冲器的压摆率为1V/µs。

8. 上电复位

MAX5306/MAX5307具有上电复位(POR)电路,上电时将DAC输出设置为零,确保系统启动时不会出现不必要的DAC输出电压。

六、应用信息

1. 菊花链连接

多个MAX5306可通过将一个器件的DOUT引脚连接到下一个器件的DIN引脚进行菊花链连接。写入数据时,需将CS拉低,直到所有n x 16个时钟周期(n为链中器件数量)和相关数据都施加到第一个器件。

2. 单极性输出

MAX5306/MAX5307通常配置为单极性输出,不同数字代码对应不同的模拟输出电压。

3. 双极性输出

通过特定电路可将MAX5306/MAX5307配置为双极性输出,输出电压计算公式为(V{OUT }=V{REF }[(2 D / 4096 - 1)]),其中D为DAC二进制输入代码的十进制值。

4. 电源考虑

上电时,所有输入和DAC寄存器清零,DOUT为低电平。需用4.7µF电容和0.1µF电容并联旁路(V_{DD})到GND,并尽量缩短引线长度,将旁路电容靠近电源引脚放置。

七、总结

MAX5306/MAX5307凭借其低功耗、低毛刺、高度集成等特性,在增益和偏移调整、功率放大器控制、过程控制I/O板、便携式仪器设备、光组件控制等应用中具有很大的优势。电子工程师在设计相关系统时,可以充分考虑这两款DAC的特点,以实现更高效、稳定的设计。你在使用DAC时遇到过哪些挑战呢?欢迎在评论区分享你的经验。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分