组合逻辑电路和时序逻辑电路的区别

电子说

1.3w人已加入

描述

  一、输入输出关系

  组合逻辑电路是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。而时序逻辑电路不仅仅取决于当前的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。

  二、结构特点

  组合逻辑电路只包含门电路。而时序逻辑电路是组合逻辑电路+存储电路结合;输出状态必须反馈到组合电路的输入端,与输入信号共同决定组合逻辑的输出..

  三、分析方法

  组合逻辑电路是从电路的输入到输出逐级写出逻辑函数式,最后得到表示输出与输入关系的逻辑函数式。然后用公式化简法或者卡诺图化简法得到函数式的化简或变换,以使逻辑关系简单明了。有时还可以将逻辑函数式转换为真值表的形式。

  时序逻辑电路:

  1、写出每个触发器的驱动方程;

  2、将驱动方程带入触发器的特性方程得到状态方程组;

  3、根据逻辑图写出电路的输出方程;

  状态转换过程描述:状态转换表、状态转换图、状态机流程图、时序图。

  四、设计方法

  组合逻辑电路:1、逻辑抽象;2、写出逻辑函数式;3、选定器件类型;4、将逻辑函数式化简或者变换成适当的形式;5、画出逻辑电路的连接图;6、工艺设计。

  时序逻辑电路:1、逻辑抽象得到状态转换图或者状态转换表;2、状态化简;3、状态分配(状态编码);4、选触发器求出状态方程、驱动方程和输出方程;5、根据方程式画出逻辑图;6、检查设计的电路能否自启动。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分