MC100EP196 3.3 V ECL可编程延迟芯片

KANA 发表于 2019-04-18 21:06:09

数据: 数据表:具有FTUNE的3.3V ECL可编程延迟芯片

MC100EP196是一款可编程延迟芯片(PDC),主要用于时钟偏移校正和时序调整。它提供差分ECL输入信号的可编程可变延迟。它具有与EP195类似的架构,并具有使用FTUNE引脚进一步调节延迟的附加功能。 FTUNE输入从V CC 到V EE 采用模拟电压,将输出延迟从0到60 ps微调。
特性
  • 最大频率> 1.2 GHz典型
  • PECL模式工作范围:V CC = 3.0 V至3.6 V,V EE = 0 V
  • NECL模式工作范围:V CC = 0 V,V EE = -3.0 V至-3.6 V
  • 打开输入默认状态
  • 安全夹输入
  • ENbar引脚上的逻辑高电平将强制Q为逻辑低电压
  • D [0:10]可接受ECL,LVCMOS或LVTTL输入
  • V BB 输出参考电压
  • 无铅封装可用

电路图、引脚图和封装图




技术文档

数据手册(1)

收藏

相关话题
文章来源栏目
+加入圈子

评论(0)

加载更多评论

参与评论

分享到

QQ空间 QQ好友 微博
取消