高云半导体推出HyperBus接口软核

存储技术

606人已加入

描述

广东高云半导体科技股份有限公司(以下简称“高云半导体”)作为全球发展最快的可编程逻辑公司,宣布其FPGA和可编程SoC产品可支持HyperBus™接口规范。HyperBus接口用于支持外部低引脚数的存储器和高云内部集成的PSRAM存储器。

HyperBus存储器是一种提供低引脚数的高速接口存储器,非常适合于专注边缘应用的高云半导体FPGA产品。高云半导体FPGA器件内部集成高达64 Mbits的PSRAM,可使用HyperBus存储器接口IP直接访问8-16位可配置的DDR总线宽度。同时也可以通过HyperBus总线连接其他外部HyperRAM和HyperFlash存储设备。HyperBus接口仅需要11个引脚,可以使用片选信号复用额外的存储器。

高云半导体的uSoC FPGA还为内部处理器和内置PSRAM以及外部HyperRAM之间提供接口支持,使其成为消费和工业物联网应用的理想选择。高云半导体的小蜜蜂家族产品 GW1NSR-2C芯片内部集成了Arm Cortex M3微处理器,FPGA资源和PSRAM。 PSRAM通过HyperBus接口连接到微处理器,内部提供4MB的额外内存。如果需要,还可以添加外部存储器。

“低引脚数存储器对于嵌入式半导体应用的未来至关重要。虽然随着半导体技术的进步不断进步,当今逻辑器件的逻辑门数持续增加,但I/O数量通常保持不变,“高云半导体国际市场总监Grant Jennings表示,”因此,必须能够在同等数量的管脚上实现更多的计算和数据带宽。与使用传统内存的解决方案相比,高云半导体对HyperBus内存的支持可有效提高其引脚的利用率,从而降低功耗,降低成本和PCB尺寸。

在FPGA应用程序中使用HyperBus内存为嵌入式开发人员提供了创建独特解决方案的机会。在人工智能和机器学习应用中,相机数据采集或麦克风数据采集及HyperBus内存的数据缓存是非常理想的选择。同时,HyperBus存储器还可以用作帧缓存,在系统进入休眠状态或渲染新图形时保存最后一个视频帧。 FPGA还可用于桥接其他处理器接口,如QSPI或传统并行SRAM,可在PCB空间、布局或成本方面进行优化。

高云半导体的HyperBus存储器接口和集成PSRAM的FPGA器件现已投入生产。集成的PSRAM适用于基于Flash工艺和SRAM工艺的产品系列,封装外形尺寸小至4.5mm x 4.5mm,FPGA资源范围在2K-20K LUTs之间。

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分