UG1197
关于本指南
赛灵思可编程器件含有数百万个逻辑单元 (LC),集成了当前越来越多的复杂电子系统。本高层次生产力设计方法提供了在短设计周期内开发此类复杂系统的一套最佳做法。 这种方法以下列概念为重点:
对宝贵的 知识产权 (IP) 使用并行开发流程,实现您的产品在市场上的差异化,且平台可用于将 IP 与生态系统的其它部分集成。
广泛 使用基于 C 语言的 IP 开发流程 让仿真速度相对于 RTL 仿真成倍增长,并且能提供时序准确和得到优化的 RTL。
使用现有的预先验证平台、模块和组件级 IP,迅速构建您的系统。
使用脚本,针对从准确设计验证直至编程 FPGA 的 流程实现高度自动化。
本指南中的建议是过去多年的广泛专家级用户的经验总结。与传统的 RTL 设计方法相比,它们不断提供了下列改进:
设计开发时间加快 4 倍。
衍生设计开发时间加快 10 倍。赛灵思
QoR 提高 0.7 倍到 1.2 倍。
虽然本指南以大型复杂设计为重点,讨论的实践也适用于且已被成功地应用到各种类型的设计中,包括: 数字信号处理 | 处理器加速 | 无线 | 存储 | 控制系统 ... ...
UG1197
目录
第 1 章 : UltraFast 高层次生产力设计方法指南
对新设计方法的需求
设计流程
访问技术文档和培训资料
第 2 章 : 系统设计
系统划分
系统开发
第 3 章 : 平台开发
平台设计
平台验证
第 4 章 : 基于 C 语言的 IP 开发
快速 C 验证
C 语言对综合的支持
使用经硬件优化的 C 语言库
理解 Vivado HLS
优化方法
优化策略
RTL 验证
IP 封装
设计分析与优化
第 5 章 : 系统集成
初始系统
自动初始系统
设计未来
附录 A: 附加资源
赛灵思资源
解决方案中心
参考资料
培训资料
全部0条评论
快来发表一下你的评论吧 !