在固定电路板尺寸的情况下,如果设计中需要更多的功能,往往需要增加PCB的轨道密度,但这可能会导致轨道的相互干扰增强,轨道也是如此薄,使阻抗无法降低。 。在设计高速,高密度PCB时要注意串扰干扰,因为它对时序和信号完整性有很大影响。以下是一些注意事项:
1.控制迹线特征阻抗的连续性和匹配。
2。跟踪空间。通常看到的间距是线宽的两倍。仿真可用于了解走线间距对时序和信号完整性的影响,并找出可容许的最小空间。结果可能因芯片而异。选择适当的终止方法。避免上下相邻层的运行方向相同,或者甚至相互重叠,因为串扰大于同一层中相邻线的串扰。
3.使用盲/埋通孔来增加轨道面积。然而,PCB板的制造成本将增加。在实际实现中实现完全并行性和相同长度确实很困难,但仍然尝试这样做。
4.可以保留差分终端和共模终端,以减轻对时序和信号完整性的影响。
全部0条评论
快来发表一下你的评论吧 !