公司logo

华秋商城

1.8w內容 |  99w+浏览量  |  187粉丝

+关注

--- 产品详情 ---

双组 8 通道输出 1.8V、2.5V 和 3.3V LVDS 缓冲器
Function Clock buffer, Differential
Additive RMS jitter (Typ) (fs) 45
Output frequency (Max) (MHz) 2000
Number of outputs 16
Output supply voltage (V) 1.8, 2.5, 3.3
Core supply voltage (V) 1.8, 2.5, 3.3
Output skew (ps) 20
Features Dual 1:8 fanout, Universal inputs, Output enable control
Operating temperature range (C) -40 to 105
Rating Catalog
Output type LVDS
Input type HCSL, LP-HCSL, LVCMOS, LVDS, LVPECL
  • 高性能 LVDS 时钟缓冲器系列:高达 2GHz
    • 双路 1:6 差分缓冲器
    • 双路 1:8 差分缓冲器
  • 电源电压:1.71V 至 3.465V
  • 低附加抖动:156.25MHz 下小于 12kHz 至 20MHz 范围内的 60fs RMS 最大值
    • 超低相位本底噪声:-164dBc/Hz(典型值)
  • 超低传播延迟:< 575ps(最大值)
  • 输出延迟:20ps(最大值)
  • 高摆幅 LVDS(升压模式):500mV VOD(典型值,AMP_SEL 设置为 1 时)
  • 使用 EN 引脚启用/禁用组
  • 失效防护输入操作
  • 通用输入接受 LVDS、LVPECL、LVCMOS、HCSL 和 CML 信号电平
  • LVDS 基准电压 (VAC_REF) 适用于容性耦合输入
  • 工业温度范围:–40°C 至 105°C
  • 采用封装
    • LMK1D2106:6mm × 6mm 40 引脚 VQFN (RHA)

    • LMK1D2108:7mm × 7mm 48 引脚 VQFN (RGZ)

LMK1D210x 时钟缓冲器将两个时钟输入(IN0 和 IN1)分配给 LMK1D2108 中的共 16 对差分 LVDS 时钟输出(OUT0 至 OUT15),以及 LMK1D2106 中的共 12 对时钟输出(OUT0 至 OUT11),通过超小延迟实现时钟分配。每个缓冲器块由一个输入和最多 6 个 (LMK1D2106) 或 8 个 (LMK1D2108) LVDS 输出组成。输入可以为 LVDS、LVPECL、HCSL、CML 或 LVCMOS。

LMK1D210x 专为驱动 50? 传输线路而设计。在单端模式下驱动输入时,对未使用的负输入引脚施加适当的偏置电压(请参阅Figure 8-6)。

使用控制引脚 (EN) 可以启用或禁用输出组。如果该引脚保持开路,将启用两个组输出。如果控制引脚切换至逻辑“0”,则两个组输出均被禁用(静态逻辑“0”)。如果控制引脚切换至逻辑“1”,则一个组的输出被禁用,而另一个组的输出被启用。该器件还支持失效防护功能。该器件还整合了输入迟滞,可防止在没有输入信号的情况下输出随机振荡。

该器件可在 1.8V、2.5V 或 3.3V 电源环境下工作,额定温度范围是 –40°C 至 105°C(环境温度)。