Function | Clock buffer, Differential |
Additive RMS jitter (Typ) (fs) | 80 |
Output frequency (Max) (MHz) | 250 |
Number of outputs | 20 |
Output supply voltage (V) | 3.3 |
Core supply voltage (V) | 3.3 |
Output skew (ps) | 50 |
Features | 1:20 fanout, PCIe Gen 1-5 compliant, DB2000QL compliant, SMBus control, Side-Band Interface, OE# control, Individual output enable control |
Operating temperature range (C) | -40 to 85 |
Rating | Catalog |
Output type | LP-HCSL |
Input type | LP-HCSL |
- 具有集成 85Ω 输出终端的 20 LP-HCSL 输出
- 8 硬件输出使能端 (OE#) 控制装置
- 使用 DB2000QL 滤波器之后的附加相位抖动:
< 0.08ps rms - 支持 PCIe 第 4 代和第 5 代常见时钟 (CC) 频率和单独基准 (IR) 架构
- 与扩频兼容
- 周期到周期抖动:< 50ps
- 输出到输出偏斜:< 50ps
- 输入到输出延迟:< 3ns
- 3.3V 内核和 IO 电源电压
- 硬件控制的低功耗模式 (PD#)
- 用于在 PD# 模式下进行输出控制的边带接口 (SBI)
- 9 个可选 SMBus 地址
- 功耗:< 600mW
- 6mm × 6mm,80 引脚 TLGA/GQFN 封装
CDCDB2000 是一款符合 DB2000QL 标准的 20 输出 LP-HCSL 时钟缓冲器,能够为 PCIe 第 1 代到第 5 代、QuickPath Interconnect (QPI)、UPI、SAS 和 SATA 接口分配参考时钟。使用 SMBus、SBI 和 8 输出使能引脚,可以单独配置和控制所有 20 个输出。CDCDB2000 是一个 DB2000QL 衍生缓冲器,达到或超过 DB2000QL 规格中的系统参数。CDCDB2000 采用具有 80 个引线的 6mm × 6mm TLGA/GQFN 封装。