Function | Serializer |
Color depth (bpp) | 24 |
Input compatibility | FPD-Link LVDS |
Pixel clock frequency (Max) (MHz) | 65 |
Output compatibility | FPD-Link LVDS |
Features | I2C Config |
Signal conditioning | Programmable Equalizer |
EMI reduction | BIST |
Diagnostics | BIST |
Operating temperature range (C) | -40 to 105 |
DS90UR907Q 将 FPD-Link 转换为 FPD-Link II。 它将 4 个低压差分信令 (LVDS) 数据/控制数据流和 1 个 LVDS 时钟对 (FPD-Link) 转化为一个单对线上的高速串行化接口 (FPD-Link II)。 这个串行总线方案消除了时钟和数据间的偏差问题,从而大大简化了系统设计,减少了控制器引脚数量,并且减少了互连线尺寸、重量和成本,并从总体上简化了印刷电路板 (PCB) 布局布线。 此外,内部 DC 均衡编码被用来支持 AC 耦合互连。
DS90UR907Q 对 4 个 LVDS 数据/控制数据流进行转换、均衡和电平位移,并且将 1 个 LVDS 时钟对 (FPD-Link) 嵌入进一个串行数据流 (FPD-Link II)。 FPD-Link 内高达 24 位的 RGB 连同 3 个视频控制信号被一同串化。
通过一个用户可选去加重和差分输出电平选择特性可优化串行传输。 低压差分信令的使用和展频计时兼容性大大减少了 EMI。
由于连接至主机物理接口的接线更少,使用 LVDS 技术的 FPD-Link 输入非常适合于高速、低功率和低 EMI 数据传输。
此器件采用 36 引脚超薄四方扁平无引线封装 (WQFN) 封装,并可在 -40?C 至 +105?C 的汽车 AEC-Q100 2 级额定温度范围内运行。